摘要 | 第4-6页 |
Abstract | 第6-7页 |
第一章 绪论 | 第11-15页 |
1.1 频率标准及其比对测量 | 第11-12页 |
1.2 频标比对测量的研究现状 | 第12-13页 |
1.3 本文的内容安排 | 第13-15页 |
第二章 频标比对测量的基本方法 | 第15-21页 |
2.1 频标比对测量方法概述 | 第15-19页 |
2.1.1 示波器法 | 第15页 |
2.1.2 时间间隔计数器测量法 | 第15-16页 |
2.1.3 差拍频率测量法 | 第16-17页 |
2.1.4 双混频时差法 | 第17-18页 |
2.1.5 频率误差倍增法 | 第18-19页 |
2.2 频标比对测量方法比较 | 第19页 |
2.3 本章小结 | 第19-21页 |
第三章 10MHz频标比对测量系统设计 | 第21-39页 |
3.1 系统结构设计 | 第21-23页 |
3.2 硬件电路 | 第23-37页 |
3.2.1 公共振荡器的设计 | 第23-24页 |
3.2.2 正弦差拍器的设计 | 第24-29页 |
3.2.3 双通道数据同步采集电路的设计 | 第29-31页 |
3.2.4 FPGA电路的设计 | 第31-35页 |
3.2.5 串行通信电路的设计 | 第35-37页 |
3.3 本章小结 | 第37-39页 |
第四章 基于FPGA的相关法测量相位差 | 第39-67页 |
4.1 基于相关运算的相位差测量方法 | 第39-40页 |
4.2 基于相关运算的相位差测量方法的改进 | 第40-41页 |
4.3 基于CORDIC算法的反三角函数变换器设计 | 第41-48页 |
4.3.1 基于CORDIC的反余弦求解 | 第44-46页 |
4.3.2 基于CORDIC的反正切求解 | 第46-48页 |
4.4 基于Chebyshev算法的反三角函数变换器设计 | 第48-52页 |
4.5 数字相关器设计 | 第52-58页 |
4.6 锁存器设计 | 第58-59页 |
4.7 减法器设计 | 第59页 |
4.8 乘法器设计 | 第59-61页 |
4.9 开根号器设计 | 第61-62页 |
4.10 除法器设计 | 第62页 |
4.11 分离器设计 | 第62-63页 |
4.12 串口驱动器设计 | 第63-65页 |
4.13 本章小结 | 第65-67页 |
第五章 系统测试 | 第67-73页 |
5.1 测量数据采集软件设计 | 第67-68页 |
5.2 系统通道时延测定 | 第68-69页 |
5.3 系统本底噪声测定 | 第69-70页 |
5.4 系统测量的准确度 | 第70-71页 |
5.5 本章小结 | 第71-73页 |
总结与展望 | 第73-75页 |
参考文献 | 第75-79页 |
攻读硕士期间取得的科研成果 | 第79-81页 |
致谢 | 第81页 |