基于FFT的GPS信号并行捕获的研究及其FPGA实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-14页 |
| ·引言 | 第10页 |
| ·课题研究背景及意义 | 第10-11页 |
| ·国内外发展概况 | 第11-12页 |
| ·论文内容及安排 | 第12-14页 |
| 第2章 GPS系统原理 | 第14-23页 |
| ·扩频通信 | 第14-16页 |
| ·扩频通信基本原理 | 第14-15页 |
| ·直接序列(DS)扩频系统 | 第15-16页 |
| ·GPS系统的组成 | 第16-17页 |
| ·GPS定位的基本原理 | 第17-18页 |
| ·GPS信号的特点 | 第18-21页 |
| ·载波信号 | 第18-19页 |
| ·伪随机码信号 | 第19页 |
| ·导航电文 | 第19-20页 |
| ·GPS信号的调制 | 第20-21页 |
| ·GPS接收机的体系结构 | 第21-22页 |
| ·本章小结 | 第22-23页 |
| 第3章 基于FFT并行捕获算法研究 | 第23-36页 |
| ·引言 | 第23页 |
| ·捕获方案的分析 | 第23-30页 |
| ·时域滑动相关捕获 | 第24-26页 |
| ·基于FFT的并行捕获 | 第26-28页 |
| ·方案选择 | 第28-30页 |
| ·基于FFT并行捕获算法改进的研究 | 第30-32页 |
| ·弱信号的捕获 | 第30-31页 |
| ·平均采样技术 | 第31-32页 |
| ·FFT模块的复用 | 第32页 |
| ·基于FFT并行捕获的总体设计 | 第32-34页 |
| ·捕获系统的仿真验证 | 第34-35页 |
| ·本章小结 | 第35-36页 |
| 第4章 FFT处理器的FPGA的实现 | 第36-55页 |
| ·引言 | 第36页 |
| ·FFT总体结构 | 第36-38页 |
| ·地址产生器 | 第38-43页 |
| ·倒序输入地址设计 | 第39-40页 |
| ·蝶形运算地址设计 | 第40-43页 |
| ·蝶形运算单元 | 第43-46页 |
| ·复数乘法器的设计 | 第43-45页 |
| ·蝶形运算单元的实现 | 第45-46页 |
| ·块浮点运算单元 | 第46-49页 |
| ·块浮点运算单元的工作原理 | 第46-48页 |
| ·块浮点运算模块的FPGA实现 | 第48-49页 |
| ·数据存储单元 | 第49-51页 |
| ·存储单元RAM | 第49-50页 |
| ·存储单元ROM | 第50-51页 |
| ·时序控制单元 | 第51-52页 |
| ·1024点FFT处理器的FPGA实现 | 第52-54页 |
| ·本章小结 | 第54-55页 |
| 第5章 GPS信号并行捕获的FPGA实现 | 第55-67页 |
| ·引言 | 第55页 |
| ·捕获中各模块的FPGA实现 | 第55-64页 |
| ·本地载波NCO | 第55-58页 |
| ·C/A码产生器 | 第58-60页 |
| ·载波混频器 | 第60-61页 |
| ·平均下采样 | 第61-63页 |
| ·峰值检测 | 第63-64页 |
| ·捕获总体的FPGA实现 | 第64-66页 |
| ·本章小结 | 第66-67页 |
| 结论 | 第67-68页 |
| 参考文献 | 第68-71页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第71-72页 |
| 致谢 | 第72-73页 |
| 附录A | 第73-74页 |
| 附录B | 第74-75页 |
| 附录C | 第75-76页 |
| 附录O | 第76-77页 |
| 附录E | 第77-78页 |
| 附录F | 第78页 |