高速低成本可重构FFT处理器的设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-12页 |
| 第一章 绪论 | 第12-18页 |
| ·课题背景及意义 | 第12-14页 |
| ·相关技术的发展和研究现状 | 第14-16页 |
| ·可重构技术的发展现状 | 第14页 |
| ·FFT 处理器的研究现状 | 第14-15页 |
| ·FPGA 的发展现状 | 第15-16页 |
| ·课题的主要工作 | 第16-17页 |
| ·论文结构及内容安排 | 第17-18页 |
| 第二章 可重构技术概述 | 第18-31页 |
| ·可重构技术简介 | 第18-20页 |
| ·可重构技术的分类 | 第20-26页 |
| ·耦合方式 | 第20-21页 |
| ·重构粒度 | 第21-23页 |
| ·重构方式 | 第23-25页 |
| ·重构范围 | 第25页 |
| ·重构层次 | 第25-26页 |
| ·可重构技术的应用 | 第26-28页 |
| ·基于FPGA 的可重构技术 | 第28-30页 |
| ·FPGA 简介及其可重构原理 | 第28-29页 |
| ·基于FPGA 的动态可重构技术 | 第29-30页 |
| ·本章小结 | 第30-31页 |
| 第三章 快速傅立叶变换算法及硬件结构研究 | 第31-43页 |
| ·快速傅立叶数学理论及算法 | 第31-39页 |
| ·离散傅立叶变换原理 | 第31-32页 |
| ·快速傅立叶变换原理 | 第32-37页 |
| ·FFT 算法选择 | 第37-39页 |
| ·FFT 处理器的整体结构研究 | 第39-42页 |
| ·FFT 处理器的硬件结构 | 第39-41页 |
| ·一般的单碟形FFT 处理器结构 | 第41-42页 |
| ·本章小结 | 第42-43页 |
| 第四章 FFT 处理器的结构设计及重构策略研究 | 第43-61页 |
| ·FFT 处理器的总体结构设计 | 第43-53页 |
| ·蝶形运算模块 | 第44-45页 |
| ·地址产生模块 | 第45-50页 |
| ·数据转换和地址转换模块 | 第50-51页 |
| ·存储模块 | 第51-52页 |
| ·控制模块 | 第52页 |
| ·Matlab 仿真 | 第52-53页 |
| ·FFT 处理器的重构策略研究 | 第53-58页 |
| ·部分可重构技术 | 第53-54页 |
| ·部分可重构的四种模式 | 第54-58页 |
| ·可重构部分结构设计 | 第58-60页 |
| ·本章小结 | 第60-61页 |
| 第五章 部分可重构FFT 的设计与实现 | 第61-87页 |
| ·Virtex-II Pro 系列FPGA | 第61-65页 |
| ·芯片结构与配置模式 | 第61-63页 |
| ·开发系统 | 第63-65页 |
| ·基于模块的部分可重构设计流程 | 第65-69页 |
| ·模块设计实现流程及设计工具 | 第66-69页 |
| ·建立模块设计目录 | 第69-70页 |
| ·模块设计输入与综合 | 第70-72页 |
| ·顶层设计 | 第70-72页 |
| ·模块设计 | 第72页 |
| ·模块设计与实现 | 第72-79页 |
| ·初始预算 | 第72-74页 |
| ·模块实现 | 第74-77页 |
| ·最终编译 | 第77-79页 |
| ·实验结果及分析 | 第79-85页 |
| ·仿真结果 | 第79-81页 |
| ·性能对比分析 | 第81-85页 |
| ·本章小结 | 第85-87页 |
| 第六章 总结与展望 | 第87-89页 |
| ·总结 | 第87-88页 |
| ·展望 | 第88-89页 |
| 致谢 | 第89-90页 |
| 参考文献 | 第90-93页 |
| 个人简历 | 第93-94页 |
| 攻读硕士学位期间的研究成果 | 第94-95页 |