| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-8页 |
| 第一章 绪论 | 第8-12页 |
| ·射频调制器在通信发射机中的位置 | 第8-10页 |
| ·射频调制器的分类及其主流供应商 | 第10-11页 |
| ·本课题研究的内容 | 第11-12页 |
| 第二章 射频调制器的工作原理及其关键指标 | 第12-37页 |
| ·二极管混合集成式调制器 | 第12-14页 |
| ·二极管混合集成式调制器的工作原理 | 第12-13页 |
| ·二极管混合集成式调制器的端口特性 | 第13-14页 |
| ·吉尔伯特集成式调制器 | 第14-15页 |
| ·吉尔伯特集成式调制器的工作原理 | 第14页 |
| ·吉尔伯特集成式调制器的端口特性 | 第14-15页 |
| ·调制器的关键射频指标及其影响因素 | 第15-19页 |
| ·边带抑制度 | 第15-16页 |
| ·相位不平衡度与幅度不平衡度 | 第16-17页 |
| ·载波抑制度 | 第17-18页 |
| ·谐波抑制度 | 第18页 |
| ·变频损耗(增益) | 第18页 |
| ·P1dB输出功率与IM3抑制度 | 第18-19页 |
| ·射频调制器的可靠性选择要点 | 第19-20页 |
| ·本振电平的选型考虑 | 第19页 |
| ·边带抑制度的选型考虑 | 第19页 |
| ·载波抑制度的选型考虑 | 第19-20页 |
| ·谐波抑制度的选型考虑 | 第20页 |
| ·射频调制器外围电路的复杂性与健壮性 | 第20-22页 |
| ·二极管混合集成式调制器的外围电路 | 第20-21页 |
| ·吉尔伯特集成式调制器的外围电路 | 第21-22页 |
| ·射频调制器的发展趋势 | 第22页 |
| ·射频调制器的可靠应用设计要点 | 第22-33页 |
| ·二极管集成式射频调制器的可靠应用设计 | 第23-26页 |
| ·吉尔伯特集成式调制器的可靠应用设计 | 第26-33页 |
| ·改善射频调制器输出信噪比的设计考虑 | 第33页 |
| ·射频调制器,要指标的测试方法 | 第33-35页 |
| ·抑制度和变频损耗的测试方法 | 第34-35页 |
| ·幅度和相位不平衡度的测试方法 | 第35页 |
| ·射频调制器物理可靠性的评价方法 | 第35-36页 |
| ·小结 | 第36-37页 |
| 第三章 CBB电路详细设计 | 第37-47页 |
| ·电路规格说明 | 第37-38页 |
| ·电路功能需求 | 第37页 |
| ·电路性能需求 | 第37-38页 |
| ·电路对外接口需求 | 第38页 |
| ·电路专项设计需求 | 第38页 |
| ·电路选用原则 | 第38-43页 |
| ·电路成熟度概述 | 第39页 |
| ·关键器件的选用 | 第39-41页 |
| ·功能与性能详细列表 | 第41-42页 |
| ·电路限制条件及应用关键注意点 | 第42-43页 |
| ·电路图及元器件清单 | 第43-45页 |
| ·电路图 | 第43-44页 |
| ·CBB电路所用元器件清单 | 第44-45页 |
| ·PCB布局布线设计说明 | 第45-46页 |
| ·基带接口电路的元件放置与布线要求 | 第45页 |
| ·本振接口电路的元件放置与布线要求 | 第45-46页 |
| ·地线分割与器件布放要求 | 第46页 |
| ·小结 | 第46-47页 |
| 第四章 硬件电路仿真和测试 | 第47-56页 |
| ·电路仿真分析 | 第47-50页 |
| ·基带接口电路低通滤波单元仿真分析 | 第47页 |
| ·基带接口电路直流偏置的Monte Carlo分析 | 第47-48页 |
| ·功分移相单元输入驻波特性仿真 | 第48-49页 |
| ·功分移相单元幅度和相位误差仿真 | 第49-50页 |
| ·实际电路验证测试 | 第50-55页 |
| ·基带端口测试 | 第50-51页 |
| ·本振端口指标测试 | 第51-52页 |
| ·单音调制射频指标测试 | 第52-53页 |
| ·CDMA信号射频指标测试 | 第53-54页 |
| ·射频指标对比测试 | 第54-55页 |
| ·小结 | 第55-56页 |
| 结束语 | 第56-57页 |
| 附录 本文仿真电路图 | 第57-60页 |
| 参考文献 | 第60-62页 |
| 本人在硕士期间所发论文 | 第62-63页 |
| 致谢 | 第63-64页 |