基于DSP和USB2.0的多路数据采集及处理系统
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第一章 前言 | 第7-10页 |
·选题背景 | 第7页 |
·关键技术的发展和特点 | 第7-8页 |
·课题的研究目的 | 第8-9页 |
·课题的主要研究工作 | 第9-10页 |
第二章 相关基础介绍 | 第10-24页 |
·数据采集 | 第10-12页 |
·USB及USB2.0 | 第12-21页 |
·USB规范制定的目标 | 第12-13页 |
·USB体系结构 | 第13-21页 |
·DSP | 第21-23页 |
·数字信号处理器的结构特点 | 第22页 |
·流水线操作 | 第22-23页 |
·采用硬件乘法器 | 第23页 |
·本章小结 | 第23-24页 |
第三章 系统方案设计 | 第24-37页 |
·硬件接口总体设计方案 | 第24-25页 |
·USB接口芯片选型 | 第25-32页 |
·量子FIFO(Quantum FIFO) | 第26-27页 |
·端点(endpoint)缓存 | 第27-28页 |
·端点的AUTO(自动)模式: | 第28页 |
·I2C控制器 | 第28页 |
·EZ-USB FX2的设备列举与重新设备列举 | 第28-30页 |
·EZ-USB FX2接口模式 | 第30页 |
·从属模式"Slave FIFO" | 第30-31页 |
·EZ-USB FX2列举和重列举 | 第31-32页 |
·DSP和ADC芯片的选择 | 第32-36页 |
·TMS3202812时钟 | 第32页 |
·TMS320F2812的存贮空间 | 第32-34页 |
·中断 | 第34-35页 |
·ADC模块 | 第35-36页 |
·本章小结 | 第36-37页 |
第四章 系统硬件设计 | 第37-46页 |
·FX2与TMS320F2812间接口设计 | 第37-40页 |
·DSP与FIFO的连接 | 第37-38页 |
·DSP与FIFO的读写时序的匹配 | 第38-39页 |
·其它相关引脚的连接 | 第39-40页 |
·系统电源设计 | 第40-41页 |
·系统时钟电路设计 | 第41-42页 |
·ADC模块外部引脚的连接 | 第42-43页 |
·USB主机端与设备端的接口设计 | 第43页 |
·DSP的RAM扩展 | 第43-44页 |
·FX2外部E~2PROM的扩展 | 第44-45页 |
·本章小结 | 第45-46页 |
第五章 系统软件设计及相关配置 | 第46-57页 |
·USB设备端程序设计 | 第46-50页 |
·FX2初始化程序设计 | 第46-48页 |
·中断程序设计 | 第48页 |
·FX2的仿真及下载 | 第48-50页 |
·DSP的软件设计 | 第50-56页 |
·ADC模块 | 第50-53页 |
·数据的缓存与转发 | 第53-54页 |
·FFT的实现 | 第54-55页 |
·系统配置的更改 | 第55页 |
·回馈信息 | 第55-56页 |
·DSP主程序流程 | 第56页 |
·本章小结 | 第56-57页 |
第六章 上位机软件的设计及实验结果分析 | 第57-61页 |
·USB客户设备驱动程序设计 | 第57-58页 |
·上位机数据处理及显示应用程序 | 第58-59页 |
·采集数据的读取与显示 | 第58-59页 |
·状态数据的读取和控制命令的发送 | 第59页 |
·性能测试 | 第59-60页 |
·本章小节 | 第60-61页 |
第七章 总结和展望 | 第61-62页 |
·结论 | 第61页 |
·建议 | 第61-62页 |
致谢 | 第62-63页 |
参考文献 | 第63-65页 |
附录 | 第65-68页 |