基于FPGA和USB的数据传输与处理系统
第一章 绪论 | 第1-10页 |
·选题的背景 | 第7页 |
·课题的研究现状 | 第7-9页 |
·课题的研究意义 | 第9页 |
·论文的主要任务 | 第9-10页 |
第二章 系统设计方案 | 第10-17页 |
·系统设计构思 | 第10-11页 |
·电路芯片方案 | 第11-17页 |
·PDIUSBD12 | 第12-13页 |
·CH375 | 第13页 |
·微处理器 | 第13-14页 |
·FPGA 芯片 | 第14-15页 |
·CPLD 芯片 | 第15页 |
·Flash RAM 芯片 | 第15-16页 |
·SDRAM 芯片 | 第16-17页 |
第三章 系统硬件实现 | 第17-25页 |
·USB 数据下载和上传模块的设计 | 第17-19页 |
·USB1.1 协议简介 | 第17-18页 |
·USB 数据下载和上传模块的硬件实现 | 第18-19页 |
·D12 芯片周围主要电路 | 第18页 |
·AT89S52 芯片周围主要电路 | 第18-19页 |
·USB 主机和设备模块的设计 | 第19-22页 |
·CH375 主机外围主要电路 | 第20-21页 |
·CH375 设备外围主要电路 | 第21页 |
·AT89S52 芯片周围主要电路 | 第21-22页 |
·FPGA 模块的设计 | 第22-24页 |
·FPGA 模块的上电配置电路实现 | 第22-23页 |
·FPGA 与SDRAM 的连接 | 第23-24页 |
·系统整体硬件的连接 | 第24-25页 |
第四章 系统软件实现和应用方案 | 第25-50页 |
·D12 固件的编写 | 第25-33页 |
·底层函数 | 第27页 |
·命令接口 | 第27-28页 |
·中断服务程序 | 第28-32页 |
·FPGA 模块中断服务程序 | 第28页 |
·D12 中断服务程序 | 第28-32页 |
·设备标准请求与厂商请求 | 第32页 |
·主程序 | 第32-33页 |
·CH375 固件的编写 | 第33-36页 |
·中断服务程序 | 第34-35页 |
·FPGA 模块中断服务程序 | 第34页 |
·CH375 中断服务程序 | 第34-35页 |
·主程序 | 第35-36页 |
·FPGA 模块程序的编写 | 第36-44页 |
·CPLD 配置控制电路的工作原理 | 第37页 |
·FPGA 片内数据接收和处理模块的设计 | 第37-44页 |
·FIFO 模块的实现 | 第37-38页 |
·SDRAM 控制器的设计 | 第38-40页 |
·主控制器的设计 | 第40-41页 |
·FPGA 内部数据接收和处理模块的实现 | 第41-44页 |
·USB 驱动程序编写介绍 | 第44-46页 |
·USB 设备驱动程序简介 | 第44-45页 |
·D12 驱动程序的开发 | 第45-46页 |
·上位机应用程序的实现 | 第46-47页 |
·系统的应用方案 | 第47-50页 |
·图像边缘检测算法的实现 | 第47-48页 |
·高斯密钥随机数产生算法的实现 | 第48-49页 |
·扩展应用 | 第49-50页 |
结论 | 第50-51页 |
参考文献 | 第51-53页 |
致谢 | 第53-54页 |
附录:系统整体实物图 | 第54-55页 |
个人简历、在学期间已发表和录用的论文 | 第55页 |