低速率误码测试仪的设计与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-5页 |
目录 | 第5-7页 |
第1章 绪论 | 第7-10页 |
1.1 通信测试技术的发展 | 第7-8页 |
1.2 课题背景与意义 | 第8页 |
1.3 论文主要工作 | 第8-10页 |
第2章 数据通信理论基础 | 第10-19页 |
2.1 数据通信系统组成部分 | 第10-11页 |
2.2 协议和标准 | 第11-12页 |
2.2.1 协议 | 第11页 |
2.2.2 标准 | 第11-12页 |
2.3 G.703建议 | 第12-19页 |
2.3.1 64kbit/s接口(E0) | 第13-17页 |
2.3.1.1 功能要求 | 第13-14页 |
2.3.1.2 接口电气特性 | 第14-17页 |
2.3.2 2048kbit/s接口(E12) | 第17-18页 |
2.3.2.1 一般特性 | 第17页 |
2.3.2.2 输出端信号特性 | 第17-18页 |
2.3.2.3 输入端信号特性 | 第18页 |
2.3.3 G.703接口的应用 | 第18-19页 |
第3章 误码仪系统设计总体方案 | 第19-30页 |
3.1 误码仪测试原理 | 第19-20页 |
3.2 误码仪设计思路和主要技术指标 | 第20-21页 |
3.3 误码仪系统总体构架 | 第21-22页 |
3.4 主要芯片选型及芯片介绍 | 第22-29页 |
3.4.1 CPU芯片的选型和介绍 | 第22-23页 |
3.4.2 误码测试芯片的选型和介绍 | 第23-26页 |
3.4.2.1 DS2172芯片的特点 | 第24-25页 |
3.4.2.2 DS2172的功能模块组成 | 第25-26页 |
3.4.2.3 D52172内部寄存器映射表 | 第26页 |
3.4.3 E1接口芯片选型和介绍 | 第26-29页 |
3.4.3.1 DS21554功能 | 第27-28页 |
3.4.3.2 DS21554芯片的主要特性 | 第28-29页 |
3.5 小结 | 第29-30页 |
第4章 系统硬件设计 | 第30-48页 |
4.1 系统硬件总体方案 | 第30-32页 |
4.1.1 系统硬件实现的功能 | 第30-31页 |
4.1.2 误码仪硬件组成部分 | 第31-32页 |
4.2 硬件系统的设计 | 第32-47页 |
4.2.1 CPU模块 | 第32-33页 |
4.2.2 误码测试模块的设计 | 第33-34页 |
4.2.3 E1线路接口模块的设计 | 第34-36页 |
4.2.4 外部数据存储器的扩展 | 第36页 |
4.2.5 非编码键盘模块设计 | 第36-38页 |
4.2.6 液晶显示器模块的设计 | 第38-39页 |
4.2.7 电源监视和看门狗模块的设计 | 第39-40页 |
4.2.8 电源模块设计 | 第40-41页 |
4.2.9 实时时钟模块电路设计 | 第41-43页 |
4.2.10 RS-232接口 | 第43-45页 |
4.2.11 USB接口设计 | 第45-47页 |
4.3 小结 | 第47-48页 |
第5章 系统功能和软件设计 | 第48-58页 |
5.1 软件系统设计方案 | 第48-50页 |
5.2 误码测试程序的设计 | 第50-54页 |
5.2.1 用于误码率测试的几种常用图案 | 第50-51页 |
5.2.2 误码测试图案的选择 | 第51-52页 |
5.2.3 误码插入子程序设计 | 第52-53页 |
5.2.4 误码率计算子程序设计 | 第53-54页 |
5.3 液晶显示程序的设计 | 第54-56页 |
5.4 E1接口的编程 | 第56-57页 |
5.5 小结 | 第57-58页 |
第6章 结束语 | 第58-59页 |
致谢 | 第59-60页 |
参考文献 | 第60-63页 |
附录1: 攻读硕士学位期间发表学术论文 | 第63页 |
附录2: 部分子程序 | 第63-64页 |