基于FPGA的动态背景分割系统设计与实现
摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-9页 |
Contents | 第9-11页 |
第一章 绪论 | 第11-15页 |
·研究背景和意义 | 第11-12页 |
·背景建模的研究现状 | 第12-14页 |
·本文主要研究内容和章节安排 | 第14-15页 |
第二章 背景建模系统研究基础 | 第15-20页 |
·背景建模算法简介 | 第15页 |
·基于参数统计的背景建模算法 | 第15-16页 |
·混合高斯背景建模 | 第15-16页 |
·基于非参数统计背景建模算法 | 第16-20页 |
·核密度估计背景建模 | 第16-18页 |
·基于简化核密度估计背景建模 | 第18-20页 |
第三章 动态背景分割系统软硬件设计与实现 | 第20-46页 |
·动态背景分割系统硬件 | 第20-23页 |
·DE2-115开发板 | 第21页 |
·DE5 CMOS摄像头模块 | 第21页 |
·VGA输出模块 | 第21-22页 |
·Nios Ⅱ处理器 | 第22-23页 |
·动态背景分割算法实现 | 第23-36页 |
·基于简化核密度估计背景建模算法的改进 | 第23页 |
·算法软件流程 | 第23-25页 |
·图像的获取与输出 | 第25-27页 |
·动态背景的模型建立与分割 | 第27-31页 |
·复杂算法指令定制 | 第31-36页 |
·动态背景分割系统双核并行软件实现 | 第36-46页 |
·双核并行系统SOPC构建 | 第36-43页 |
·双核并行系统Nios Ⅱ软件实现 | 第43-46页 |
第四章 实验结果与分析 | 第46-58页 |
·单核动态背景分割系统实验 | 第46-55页 |
·单核动态背景分割系统定制指令优化实验 | 第55-56页 |
·双核并行动态背景分割定制指令优化实验 | 第56-58页 |
总结与展望 | 第58-60页 |
参考文献 | 第60-63页 |
攻读硕士学位期间发表的论文 | 第63-65页 |
致谢 | 第65页 |