微伏级肌电/诱发电位仪系统设计与实现
摘要 | 第1-5页 |
Abstract | 第5-7页 |
目录 | 第7-10页 |
Contents | 第10-13页 |
第一章 绪论 | 第13-18页 |
·研究背景及意义 | 第13-14页 |
·肌电/诱发电位仪概述 | 第14-15页 |
·肌电/诱发电位仪国内外研究现状 | 第15-17页 |
·论文主要研究内容 | 第17-18页 |
第二章 肌电/诱发电位仪系统方案设计 | 第18-24页 |
·肌电/诱发电位信号的特点 | 第18-19页 |
·肌电/诱发电位仪设计要求 | 第19-21页 |
·肌电/诱发电位仪系统硬件设计要求 | 第19-20页 |
·安全性设计要求 | 第20页 |
·肌电/诱发电位仪抗干扰措施 | 第20-21页 |
·肌电/诱发电位仪系统整体方案设计 | 第21-23页 |
·本章小结 | 第23-24页 |
第三章 外围硬件电路及接口设计 | 第24-38页 |
·电源管理模块 | 第24-28页 |
·放大器及外围接口供电电路设计 | 第25-26页 |
·主从控制器的电源模块 | 第26页 |
·PFGA的PLL的电源模块 | 第26-27页 |
·功率放大电源模块 | 第27-28页 |
·外设键盘接口设计 | 第28-29页 |
·主控键盘的设计 | 第28-29页 |
·工作原理 | 第29页 |
·放大采集电路设计 | 第29-32页 |
·放大采集器设计方案 | 第29-30页 |
·放大器与ARM控制器接口 | 第30-32页 |
·刺激器电路设计 | 第32-34页 |
·设计原理 | 第32-33页 |
·刺激器接口电路 | 第33-34页 |
·ARM的USB通信电路设计 | 第34-37页 |
·LPC1788 SUB概述 | 第34-35页 |
·USB电路及驱动程序 | 第35-37页 |
·本章小结 | 第37-38页 |
第四章 基于FPGA的高速实时数据采集系统设计 | 第38-62页 |
·可编程逻辑器件 | 第38-42页 |
·可编程逻辑器件FPGA与CPLD | 第38-39页 |
·FPGA选型 | 第39-40页 |
·EP3C25架构资源 | 第40-42页 |
·FPGA实时采集系统原理 | 第42-44页 |
·采集系统的基本原理 | 第42-43页 |
·采集的实时性 | 第43-44页 |
·四通道控制器 | 第44-47页 |
·设计原理 | 第44-46页 |
·时序仿真 | 第46-47页 |
·AD控制器 | 第47-50页 |
·AD选型 | 第47页 |
·AD控制器设计 | 第47-48页 |
·AD时序 | 第48-50页 |
·数据流的缓存 | 第50-55页 |
·异步FIFO | 第50-52页 |
·数据流缓存设计 | 第52页 |
·仿真验证 | 第52-55页 |
·跨时钟域数据传输 | 第55-61页 |
·亚稳态 | 第55-56页 |
·亚稳态分析 | 第56-57页 |
·亚稳态评价无故障时间 | 第57-59页 |
·跨时钟域的解决方案 | 第59-61页 |
·本章小结 | 第61-62页 |
第五章 结果分析 | 第62-66页 |
·放大器结果分析 | 第62-63页 |
·刺激器结果分析 | 第63-64页 |
·诱发刺激结果分析 | 第64-65页 |
·本章小结 | 第65-66页 |
总结与展望 | 第66-68页 |
参考文献 | 第68-71页 |
攻读硕士学位期间发表论文 | 第71-73页 |
致谢 | 第73-74页 |