侧信道分析优化方案关键技术研究
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
1 绪论 | 第8-12页 |
1.1 研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 研究内容 | 第10页 |
1.4 章节安排 | 第10-12页 |
2 侧信道分析理论基础 | 第12-21页 |
2.1 功耗泄漏模型 | 第12-15页 |
2.1.1 理论泄漏模型 | 第12-14页 |
2.1.2 仿真泄漏模型 | 第14-15页 |
2.2 功耗分析方法 | 第15-19页 |
2.2.1 Non-profling分析 | 第15-17页 |
2.2.2 Profiling分析 | 第17-19页 |
2.3 防护方法 | 第19-21页 |
2.3.1 隐藏 | 第19-20页 |
2.3.2 掩码 | 第20-21页 |
3 泄漏模型优化及掩码安全性TC检测方案 | 第21-41页 |
3.1 理论基础 | 第22-26页 |
3.1.1 组合电路中的信号跳变 | 第22-25页 |
3.1.2 仿真层次 | 第25-26页 |
3.2 掩码方案安全性TC检测方案 | 第26-27页 |
3.2.1 NTC模型与GTC模型 | 第26页 |
3.2.2 方案流程 | 第26-27页 |
3.3 掩码设计阶段的TC检测方案 | 第27-34页 |
3.3.1 无毛刺仿真所得的NTC模型 | 第27-32页 |
3.3.2 掩码方案设计阶段的泄漏 | 第32-34页 |
3.4 掩码实现阶段的TC检测方案 | 第34-36页 |
3.4.1 含毛刺仿真所得的GTC模型 | 第34-36页 |
3.4.2 掩码方案实现阶段的泄漏 | 第36页 |
3.5 基于SDF的改进TC模型 | 第36-40页 |
3.5.1 模型改进流程 | 第36-38页 |
3.5.2 方案有效性验证实验 | 第38-40页 |
3.6 小结 | 第40-41页 |
4 高阶掩码组合函数优化方案 | 第41-49页 |
4.1 高阶分析方法及组合函数 | 第41-43页 |
4.1.1 高阶分析方法 | 第42页 |
4.1.2 组合函数 | 第42-43页 |
4.2 TC模型与MTC模型 | 第43-44页 |
4.2.1 TC模型 | 第43页 |
4.2.2 MTC模型 | 第43-44页 |
4.3 组合函数优化方案 | 第44-46页 |
4.3.1 方案原理 | 第44-45页 |
4.3.2 有效性分析 | 第45-46页 |
4.4 验证实验 | 第46-48页 |
4.5 小结 | 第48-49页 |
5 针对高阶掩码电路的频率安全性分析方案 | 第49-64页 |
5.1 掩码电路的安全性缺陷 | 第50-53页 |
5.1.1 泄漏延迟 | 第50-51页 |
5.1.2 一元MIA分析 | 第51-52页 |
5.1.3 FPGA功耗与泄漏延迟效应的持续时间 | 第52-53页 |
5.2 频率安全性评估方案 | 第53-56页 |
5.2.1 方案原理 | 第53-55页 |
5.2.2 评估流程 | 第55-56页 |
5.3 频率安全性验证实验 | 第56-62页 |
5.3.1 理想情况 | 第57-59页 |
5.3.2 噪声情况 | 第59-62页 |
5.3.3 实验结论 | 第62页 |
5.4 小结 | 第62-64页 |
6 结论 | 第64-67页 |
6.1 工作总结 | 第64-65页 |
6.2 工作展望 | 第65-67页 |
参考文献 | 第67-71页 |
附录 | 第71-72页 |
致谢 | 第72-73页 |