首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--一般性问题论文--安全保密论文

侧信道分析优化方案关键技术研究

摘要第4-5页
ABSTRACT第5页
1 绪论第8-12页
    1.1 研究背景第8-9页
    1.2 国内外研究现状第9-10页
    1.3 研究内容第10页
    1.4 章节安排第10-12页
2 侧信道分析理论基础第12-21页
    2.1 功耗泄漏模型第12-15页
        2.1.1 理论泄漏模型第12-14页
        2.1.2 仿真泄漏模型第14-15页
    2.2 功耗分析方法第15-19页
        2.2.1 Non-profling分析第15-17页
        2.2.2 Profiling分析第17-19页
    2.3 防护方法第19-21页
        2.3.1 隐藏第19-20页
        2.3.2 掩码第20-21页
3 泄漏模型优化及掩码安全性TC检测方案第21-41页
    3.1 理论基础第22-26页
        3.1.1 组合电路中的信号跳变第22-25页
        3.1.2 仿真层次第25-26页
    3.2 掩码方案安全性TC检测方案第26-27页
        3.2.1 NTC模型与GTC模型第26页
        3.2.2 方案流程第26-27页
    3.3 掩码设计阶段的TC检测方案第27-34页
        3.3.1 无毛刺仿真所得的NTC模型第27-32页
        3.3.2 掩码方案设计阶段的泄漏第32-34页
    3.4 掩码实现阶段的TC检测方案第34-36页
        3.4.1 含毛刺仿真所得的GTC模型第34-36页
        3.4.2 掩码方案实现阶段的泄漏第36页
    3.5 基于SDF的改进TC模型第36-40页
        3.5.1 模型改进流程第36-38页
        3.5.2 方案有效性验证实验第38-40页
    3.6 小结第40-41页
4 高阶掩码组合函数优化方案第41-49页
    4.1 高阶分析方法及组合函数第41-43页
        4.1.1 高阶分析方法第42页
        4.1.2 组合函数第42-43页
    4.2 TC模型与MTC模型第43-44页
        4.2.1 TC模型第43页
        4.2.2 MTC模型第43-44页
    4.3 组合函数优化方案第44-46页
        4.3.1 方案原理第44-45页
        4.3.2 有效性分析第45-46页
    4.4 验证实验第46-48页
    4.5 小结第48-49页
5 针对高阶掩码电路的频率安全性分析方案第49-64页
    5.1 掩码电路的安全性缺陷第50-53页
        5.1.1 泄漏延迟第50-51页
        5.1.2 一元MIA分析第51-52页
        5.1.3 FPGA功耗与泄漏延迟效应的持续时间第52-53页
    5.2 频率安全性评估方案第53-56页
        5.2.1 方案原理第53-55页
        5.2.2 评估流程第55-56页
    5.3 频率安全性验证实验第56-62页
        5.3.1 理想情况第57-59页
        5.3.2 噪声情况第59-62页
        5.3.3 实验结论第62页
    5.4 小结第62-64页
6 结论第64-67页
    6.1 工作总结第64-65页
    6.2 工作展望第65-67页
参考文献第67-71页
附录第71-72页
致谢第72-73页

论文共73页,点击 下载论文
上一篇:积极老龄化视域下城市社区老年志愿服务的研究--基于浙江省的调查
下一篇:论党的领导与国有企业治理的革新