基于反射内存技术的多功能通讯板卡研制
摘要 | 第4-5页 |
Abstract | 第5-6页 |
第1章 绪论 | 第10-13页 |
1.1 课题背景及研究目的和意义 | 第10页 |
1.2 国内外研究现状 | 第10-12页 |
1.2.1 国外相关技术发展现状 | 第10-11页 |
1.2.2 国内相关技术发展现状 | 第11-12页 |
1.3 主要研究内容 | 第12-13页 |
第2章 数据传输机制研究 | 第13-22页 |
2.1 反射内存技术研究 | 第13-14页 |
2.2 数据传输机制设计 | 第14-16页 |
2.3 FRM协议设计 | 第16-21页 |
2.3.1 FRM协议模型设计 | 第16-19页 |
2.3.2 物理层设计 | 第19页 |
2.3.3 数据链路层设计 | 第19-21页 |
2.3.4 高层设计 | 第21页 |
2.4 本章小结 | 第21-22页 |
第3章 设计方案 | 第22-30页 |
3.1 功能及技术指标 | 第22页 |
3.2 总体方案 | 第22-23页 |
3.3 硬件方案 | 第23-28页 |
3.3.1 宿主机交互模块方案 | 第24-25页 |
3.3.2 光纤通讯模块方案 | 第25页 |
3.3.3 RS422 交互模块方案 | 第25页 |
3.3.4 1553B交互模块方案 | 第25-26页 |
3.3.5 内存模块方案 | 第26页 |
3.3.6 内部总线方案 | 第26-27页 |
3.3.7 板卡硬件组成 | 第27-28页 |
3.4 软件方案 | 第28-29页 |
3.5 本章小结 | 第29-30页 |
第4章 硬件详细设计 | 第30-45页 |
4.1 宿主机交互模块设计 | 第30-33页 |
4.1.1 数据格式转换单元设计 | 第31-32页 |
4.1.2 Avalon总线桥设计 | 第32-33页 |
4.2 光纤通讯模块设计 | 第33-38页 |
4.2.1 光传输单元设计 | 第34-35页 |
4.2.2 流量控制单元设计 | 第35-36页 |
4.2.3 数据解析单元设计 | 第36页 |
4.2.4 跨时钟域设计 | 第36-37页 |
4.2.5 帧同步设计 | 第37-38页 |
4.3 RS422 交互模块设计 | 第38-40页 |
4.4 1553B交互模块设计 | 第40-43页 |
4.5 内存模块设计 | 第43-44页 |
4.6 本章小结 | 第44-45页 |
第5章 软件详细设计 | 第45-51页 |
5.1 驱动开发介绍 | 第45-46页 |
5.2 驱动程序设计 | 第46-50页 |
5.2.1 设备转移 | 第46页 |
5.2.2 映射层设计 | 第46-47页 |
5.2.3 应用层设计 | 第47-50页 |
5.3 本章小结 | 第50-51页 |
第6章 测试验证 | 第51-66页 |
6.1 反射内存网络功能测试 | 第51-54页 |
6.1.1 测试方法 | 第51-52页 |
6.1.2 测试软件开发与使用 | 第52-53页 |
6.1.3 测试结果分析 | 第53-54页 |
6.2 RS422 通讯功能测试 | 第54-56页 |
6.2.1 测试方法 | 第54-55页 |
6.2.2 测试结果 | 第55-56页 |
6.31553B通讯功能测试 | 第56-58页 |
6.3.1 BC功能测试方法 | 第56-57页 |
6.3.2 BC测试结果 | 第57页 |
6.3.3 RT功能测试方法 | 第57-58页 |
6.3.4 RT测试结果 | 第58页 |
6.4 压力测试 | 第58-59页 |
6.4.1 测试方法 | 第58-59页 |
6.4.2 测试结果 | 第59页 |
6.5 内存读/写速率测试 | 第59-61页 |
6.5.1 内存写速率测试 | 第60页 |
6.5.2 内存读速率测试 | 第60-61页 |
6.6 传输时延测试 | 第61-65页 |
6.6.1 物理层时延测试 | 第61-63页 |
6.6.2 组帧与流控子层时延 | 第63-64页 |
6.6.3 端口管理与仲裁子层时延 | 第64-65页 |
6.7 测试结果分析 | 第65-66页 |
结论 | 第66-67页 |
参考文献 | 第67-71页 |
附录 | 第71-72页 |
攻读学位期间发表的论文及其它成果 | 第72-74页 |
致谢 | 第74页 |