摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 开关电源芯片研究背景及意义 | 第10-11页 |
1.2 课题在国内外的研究现状和发展趋势 | 第11-12页 |
1.3 本文的主要内容和章节安排 | 第12-14页 |
第二章 DC-DC转换器理论分析 | 第14-25页 |
2.1 DC-DC转换器拓扑结构 | 第14-19页 |
2.1.1 降压型(Buck)拓扑结构 | 第14-17页 |
2.1.2 升压型(Boost)拓扑结构 | 第17-18页 |
2.1.3 升降压型(Buck-Boost)拓扑结构 | 第18-19页 |
2.2 DC-DC转换器工作原理 | 第19-24页 |
2.2.1 DC-DC转换器的调制模式 | 第19-20页 |
2.2.2 DC-DC转换器的环路控制模式 | 第20-24页 |
2.3 本章小结 | 第24-25页 |
第三章 多模式高效率DC-DC转换器的技术研究 | 第25-42页 |
3.1 开关电源中的高效率限制因素 | 第25-31页 |
3.1.1 开关电源中的主要几种功率损耗形式 | 第25-29页 |
3.1.2 提高开关电源能量转换效率的主要方式 | 第29-31页 |
3.2 本文所设计变换器的几种工作模式及其特点 | 第31-39页 |
3.2.1 突发(Burst)工作模式 | 第32-35页 |
3.2.2 跳周期PSM工作模式 | 第35-37页 |
3.2.3 强制连续FCCM工作模式 | 第37-39页 |
3.3 本文设计的Buck变换器的系统结构 | 第39-41页 |
3.4 本章小结 | 第41-42页 |
第四章 与该芯片特点相关子模块的分析设计与仿真验证 | 第42-69页 |
4.1 带隙基准电路 | 第42-47页 |
4.1.1 本文中采用的带隙基准结构 | 第42-45页 |
4.1.2 该基准电路的仿真验证 | 第45-47页 |
4.2 多模式选择电路 | 第47-51页 |
4.2.1 模式选择电路基本模型 | 第47-50页 |
4.2.2 模式选择电路仿真验证 | 第50-51页 |
4.3 突发Burst模式相关电路 | 第51-55页 |
4.3.1 带迟滞的睡眠比较器与次级全局使能信号产生电路 | 第52-54页 |
4.3.2 Burst模式相关仿真结果与分析 | 第54-55页 |
4.4 电感电流过零检测电路 | 第55-58页 |
4.4.1 电感电流过零检测的具体电路 | 第55-57页 |
4.4.2 仿真验证 | 第57-58页 |
4.5 电流采样电路 | 第58-67页 |
4.5.1 电流采样电路 | 第59-65页 |
4.5.2 电流采样电路的仿真验证 | 第65-67页 |
4.6 本章小结 | 第67-69页 |
第五章 芯片系统级仿真 | 第69-82页 |
5.1 芯片总体仿真拓扑电路 | 第69-71页 |
5.2 重载情况下的输出仿真结果 | 第71-73页 |
5.3 轻载下强制连续模式的仿真结果 | 第73-74页 |
5.4 轻载下跳周期模式的仿真结果 | 第74-76页 |
5.5 轻载下Burst突发模式的仿真结果 | 第76-79页 |
5.6 负载阶跃仿真 | 第79-80页 |
5.7 效率与负载关系仿真 | 第80-81页 |
5.8 本章小结 | 第81-82页 |
第六章 总结 | 第82-83页 |
致谢 | 第83-84页 |
参考文献 | 第84-87页 |
攻读硕士期间的研究成果 | 第87页 |