基于高性能X-DSP的多种总线协议转换器的研究与设计
摘要 | 第10-11页 |
ABSTRACT | 第11页 |
第一章 绪论 | 第12-16页 |
1.1 课题研究背景 | 第12-13页 |
1.2 片上总线简介 | 第13-14页 |
1.3 课题主要研究内容 | 第14页 |
1.4 论文组织结构 | 第14-16页 |
第二章 X-DSP系统结构以及不同总线的研究 | 第16-25页 |
2.1 X-DSP的系统结构 | 第16-17页 |
2.2 X-DSP中EDMA的研究 | 第17-19页 |
2.2.1 EDMA的启动方式 | 第17-18页 |
2.2.2 EDMA传输参数的配置 | 第18页 |
2.2.3 EDMA的中断 | 第18-19页 |
2.3 AXI总线协议介绍 | 第19-22页 |
2.3.1 AXI总线传输操作 | 第19-20页 |
2.3.2 VALID-READY握手机制 | 第20-22页 |
2.4 AHB总线协议概述 | 第22-24页 |
2.4.1 AHB总线简介 | 第22-24页 |
2.4.2 AHB总线传输类型 | 第24页 |
2.5 本章小结 | 第24-25页 |
第三章 EDMA2AXI转接桥的研究与设计 | 第25-38页 |
3.1 EDMA2AXI转接桥的结构 | 第25-28页 |
3.1.1 EDMA2AXI转接桥的结构 | 第25-26页 |
3.1.2 EDMA2AXI转接桥的接口信号描述 | 第26-28页 |
3.2 CrossNet的设计 | 第28-30页 |
3.2.1 交叉开关的实现 | 第28-29页 |
3.2.2 传输请求事务的处理 | 第29页 |
3.2.3 CrossNet的接口协议 | 第29-30页 |
3.3 地址的缓存与控制 | 第30-31页 |
3.3.1 传输地址的缓存 | 第30-31页 |
3.3.2 传输地址的控制 | 第31页 |
3.4 控制信息的转换 | 第31-34页 |
3.4.1 BURST的相关设置 | 第31-32页 |
3.4.2 突发传输地址的确定 | 第32-33页 |
3.4.3 大小端模式下的总线数据 | 第33-34页 |
3.5 传输数据的控制 | 第34-37页 |
3.5.1 写数据的缓存与控制 | 第34-35页 |
3.5.2 非字单位写数据的处理 | 第35-36页 |
3.5.3 读数据操作 | 第36页 |
3.5.4 数据传输流程 | 第36-37页 |
3.6 本章小结 | 第37-38页 |
第四章 AHB2EDMA转接桥的研究与设计 | 第38-51页 |
4.1 AHB2EDMA转接桥的模块划分 | 第38-39页 |
4.2 AHB从机接口模块 | 第39-42页 |
4.2.1 AHB从机接口的读写操作 | 第39-40页 |
4.2.2 AHB从机接口状态机的设计 | 第40-42页 |
4.3 写操作的缓存与控制 | 第42-44页 |
4.3.1 写操作的控制 | 第42-43页 |
4.3.2 突发类型WRAP的实现 | 第43-44页 |
4.4 读操作的缓存与控制 | 第44-45页 |
4.5 EDMA接口模块 | 第45-48页 |
4.5.1 AHB总线请求的处理 | 第45-47页 |
4.5.2 EDMA请求参数的配置 | 第47-48页 |
4.6 X-DSP的自举 | 第48-50页 |
4.6.1 HPIC寄存器功能描述 | 第48-49页 |
4.6.2 AHB启动DSP的过程 | 第49-50页 |
4.7 本章小结 | 第50-51页 |
第五章 多种总线协议转换器的功能验证与综合 | 第51-69页 |
5.1 AXI2AHB桥接器简介 | 第51-56页 |
5.1.1 AXI2AHB桥接器的模块划分 | 第51-52页 |
5.1.2 边界条件的设计 | 第52-53页 |
5.1.3 传输控制信息的转换 | 第53-55页 |
5.1.3.1 访问地址的转换 | 第53-55页 |
5.1.3.2 突发类型的转换 | 第55页 |
5.1.4 传输超时的设置 | 第55-56页 |
5.2 多种总线协议转换器的功能验证 | 第56-64页 |
5.2.1 基于模拟的验证方法 | 第56-57页 |
5.2.2 多种总线协议转换器的功能验证 | 第57-64页 |
5.2.2.1 整体设计的验证通路 | 第58页 |
5.2.2.2 AHB2EDMA转接桥的功能验证 | 第58-62页 |
5.2.2.3 整体设计的功能验证 | 第62-64页 |
5.2.3 多种总线协议转换器的验证结果 | 第64页 |
5.3 多种总线协议转换器的综合 | 第64-67页 |
5.3.1 综合的原则 | 第65-66页 |
5.3.1.1 可综合的编码原则和模块划分 | 第65页 |
5.3.1.2 综合策略 | 第65-66页 |
5.3.1.3 设计环境与约束条件 | 第66页 |
5.3.2 多种总线协议转换器的综合结果 | 第66-67页 |
5.4 本章小结 | 第67-69页 |
第六章 总结与工作展望 | 第69-71页 |
6.1 论文总结 | 第69页 |
6.2 工作展望 | 第69-71页 |
致谢 | 第71-72页 |
参考文献 | 第72-75页 |
作者在学期间取得的学术成果 | 第75页 |