低噪声宽频率输出抗SET锁相环设计与实现
摘要 | 第10-11页 |
ABSTRACT | 第11-12页 |
第一章 绪论 | 第13-17页 |
1.1 课题研究背景 | 第13-14页 |
1.2 国内外相关研究 | 第14-15页 |
1.3 本文主要工作 | 第15-16页 |
1.4 论文组织结构 | 第16-17页 |
第二章 锁相环建模及其环路参数设计 | 第17-29页 |
2.1 电荷泵锁相环工作原理 | 第17页 |
2.2 锁相环各模块数学模型 | 第17-20页 |
2.2.1 PFD和CP数学模型 | 第17-18页 |
2.2.2 LPF数学模型 | 第18-19页 |
2.2.3 VCO的数学模型 | 第19-20页 |
2.2.4 反馈分频器数学模型 | 第20页 |
2.3 锁相环相位噪声和抖动 | 第20-22页 |
2.3.1 时钟抖动分类及测量方法 | 第20-21页 |
2.3.2 相位噪声介绍 | 第21页 |
2.3.3 相位噪声与随机抖动转换 | 第21-22页 |
2.4 环路参数设计 | 第22-28页 |
2.4.1 时域分析 | 第23-24页 |
2.4.2 频域分析 | 第24-26页 |
2.4.3 确定环路参数 | 第26-28页 |
2.5 本章小结 | 第28-29页 |
第三章 低噪声锁相环电路设计及其SET响应分析 | 第29-61页 |
3.1 锁相环电路设计 | 第29-51页 |
3.1.1 鉴频/鉴相器设计 | 第29-31页 |
3.1.2 电荷泵设计 | 第31-36页 |
3.1.3 低通滤波器设计 | 第36-37页 |
3.1.4 压控振荡器设计 | 第37-46页 |
3.1.5 反馈分频器设计 | 第46-49页 |
3.1.6 启动电路 | 第49页 |
3.1.7 锁定检测电路 | 第49-51页 |
3.2 SET效应及SET电流模型选取 | 第51-54页 |
3.3 SET效应的研究对象及评价指标 | 第54-55页 |
3.3.1 选择研究对象 | 第54-55页 |
3.3.2 SET响应评价指标 | 第55页 |
3.4 PLL环路的SET响应分析及加固方案 | 第55-60页 |
3.5 本章小结 | 第60-61页 |
第四章 锁相环敏感电路模块抗SET加固 | 第61-70页 |
4.1 抗SET加固技术 | 第61页 |
4.2 电荷泵抗SET加固 | 第61-64页 |
4.3 反馈分频器抗SET加固 | 第64-66页 |
4.4 压控振荡器抗SET加固 | 第66-69页 |
4.5 本章小结 | 第69-70页 |
第五章 锁相环版图实现和功能验证 | 第70-82页 |
5.1 版图设计需要考虑的问题 | 第70-73页 |
5.1.1 闩锁效应 | 第70-71页 |
5.1.2 版图布局和匹配问题 | 第71-72页 |
5.1.3 信号线和电源/地线问题 | 第72-73页 |
5.2 锁相环版图实现 | 第73-74页 |
5.3 锁相环功能验证 | 第74-81页 |
5.4 本章小结 | 第81-82页 |
第六章 总结与展望 | 第82-84页 |
6.1 本文工作总结 | 第82-83页 |
6.2 工作展望 | 第83-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-89页 |
攻读硕士学位期间取得的学术成果 | 第89-90页 |
附录 计算环路参数Matlab程序 | 第90-93页 |