RFQ低电平算法设计与实现
摘要 | 第5-6页 |
abstract | 第6-7页 |
第1章 引言 | 第10-26页 |
1.1 课题背景与意义 | 第10-23页 |
1.1.1 RFQ加速结构简介 | 第10-12页 |
1.1.2 低电平发展过程 | 第12-15页 |
1.1.3 国内RFQ控制方案现状 | 第15-17页 |
1.1.4 国外RFQ控制方案现状 | 第17-22页 |
1.1.5 高频腔的RLC模型 | 第22-23页 |
1.2 课题方案设计 | 第23页 |
1.3 本文的主要内容 | 第23-26页 |
第2章 信号处理板卡硬件结构 | 第26-38页 |
2.1 数字直接合成和锁相环 | 第26-28页 |
2.1.1 使用DDS的时钟产生 | 第26-27页 |
2.1.2 锁相环 | 第27-28页 |
2.2 频率跟踪功能验证板卡 | 第28-31页 |
2.3 低电平数字信号处理板卡 | 第31-36页 |
2.3.1 ADC测试 | 第33-35页 |
2.3.2 时钟的分配 | 第35-36页 |
2.4 小结 | 第36-38页 |
第3章 谐振升压频率跟踪算法设计 | 第38-52页 |
3.1 主要功能芯片的控制 | 第38-42页 |
3.1.1 AD9858的控制 | 第38-40页 |
3.1.2 AD9520的控制 | 第40-42页 |
3.2 采样与FPGA处理 | 第42-48页 |
3.2.1 数字IQ调制与解调 | 第43-45页 |
3.2.2 数字移相器 | 第45页 |
3.2.3 CORDIC算法 | 第45-47页 |
3.2.4 PI控制 | 第47-48页 |
3.3 反馈控制环路 | 第48-50页 |
3.3.1 频率跟踪环路 | 第48-49页 |
3.3.2 幅相控制环路 | 第49-50页 |
3.4 小结 | 第50-52页 |
第4章 基于模拟腔的功能测试 | 第52-62页 |
4.1 使用FPGA进行腔模拟 | 第52-55页 |
4.1.1 FIR滤波器原理 | 第52-54页 |
4.1.2 模拟腔设计 | 第54-55页 |
4.2 闭环频率跟踪测试 | 第55-60页 |
4.2.1 测试平台的搭建 | 第56页 |
4.2.2 远程控制界面 | 第56-57页 |
4.2.3 测试结果 | 第57-58页 |
4.2.4 测试结果分析 | 第58-60页 |
4.3 小结 | 第60-62页 |
总结与展望 | 第62-64页 |
参考文献 | 第64-68页 |
致谢 | 第68-70页 |
作者简历及攻读学位期间发表的学术论文与研究成果 | 第70页 |