摘要 | 第3-5页 |
ABSTRACT | 第5页 |
第一章 绪论 | 第13-21页 |
1.1 概述 | 第13页 |
1.2 常见模拟多媒体专用接口介绍 | 第13-15页 |
1.2.1 RF 射频接口 | 第13-14页 |
1.2.2 AV 接口 | 第14页 |
1.2.3 S-VIDEO 端子 | 第14-15页 |
1.2.4 YCbCr 色差接口 | 第15页 |
1.2.5 VGA 接口 | 第15页 |
1.3 常见数字视频专用接口介绍 | 第15-17页 |
1.3.1 DVI(Digital Video Interface) | 第16页 |
1.3.2 HDMI(High Definition Multi-Media Interface) | 第16-17页 |
1.4 HDMI 功能简介 | 第17-18页 |
1.5 多媒体专用接口的发展及未来 | 第18-20页 |
1.5.1 从模拟到数字 | 第18-19页 |
1.5.2 数字接口发展展望 | 第19-20页 |
1.6 本章小结 | 第20-21页 |
第二章 HDMI 链路基础架构及基本原理 | 第21-33页 |
2.1 HDMI 链路信号及编码 | 第22-28页 |
2.1.1 HDMI 的传输模式(Operation Modes) | 第22-23页 |
2.1.2 HDMI 传输期间及对应的编码方法 | 第23-28页 |
2.2 HDMI 链路电气连接特性及要求 | 第28-30页 |
2.2.1 差分信号传输特点 | 第29-30页 |
2.3 HDMI 接收端的兼容性标准介绍 | 第30-32页 |
2.3.1 AC 标准 | 第30-31页 |
2.3.2 数据恢复误码率标准 | 第31-32页 |
2.4 本章小结 | 第32-33页 |
第三章 时钟数据恢复系统关键参数及关键模块分析 | 第33-44页 |
3.1 HDMI 接收端功能模块 | 第34-36页 |
3.1.1 高速差分信号接收模块 | 第34-35页 |
3.1.2 锁相环模块 | 第35页 |
3.1.3 数据采样/解串器模块 | 第35页 |
3.1.4 数据恢复模块 | 第35-36页 |
3.1.5 解码器模块 | 第36页 |
3.2 PLL 设计分析 | 第36-41页 |
3.2.1 PLL(带电荷泵的锁相环)的基本架构及特性分析 | 第36-38页 |
3.2.2 CPPLL(带电荷泵的锁相环)的基本架构及特性分析 | 第38-39页 |
3.2.3 CPPLL 的基本特性及参数 | 第39-40页 |
3.2.4 HDMI 接收端中锁相环设计考虑 | 第40-41页 |
3.3 SAMPLE/DES 模块 | 第41-43页 |
3.3.1 高速采样系统的过采样设计 | 第42页 |
3.3.2 高速串行传输(可看作是异步信号传输的一种)采样模块的亚稳态 | 第42-43页 |
3.4 本章小结 | 第43-44页 |
第四章 接收端电路详细设计与实现 | 第44-59页 |
4.1 数模混合设计技术及EDA 环境介绍 | 第44-47页 |
4.1.1 CMOS 工艺及数模混合设计技术 | 第44-46页 |
4.1.2 HDMI 接收端物理层设计项目的特性及适用设计策略 | 第46-47页 |
4.2 系统设计 | 第47-54页 |
4.2.1 系统级设计及原理介绍 | 第47-48页 |
4.2.2 详细设计及问题解决方案 | 第48-54页 |
4.3 工艺选择 | 第54-55页 |
4.4 系统级仿真结果 | 第55-57页 |
4.4.1 差分接收器电路仿真结果 | 第55页 |
4.4.2 CPPLL 仿真结果 | 第55-56页 |
4.4.3 混合仿真结果 | 第56-57页 |
4.5 版图设计 | 第57-58页 |
4.6 本章小结 | 第58-59页 |
第五章 芯片测试及结果分析 | 第59-64页 |
5.1 多项目晶圆 | 第59-60页 |
5.2 测试环境及方案介绍 | 第60-61页 |
5.2.1 测试环境介绍 | 第60页 |
5.2.2 测试方案介绍 | 第60-61页 |
5.3 测试结果 | 第61-63页 |
5.3.1 测试方案(一)测试结果 | 第61-62页 |
5.3.2 测试方案(二)测试结果 | 第62-63页 |
5.4 结果分析及本章小结 | 第63-64页 |
第六章 结论 | 第64-66页 |
参考文献 | 第66-69页 |
致谢 | 第69-70页 |
攻读学位期间发表的学术论文 | 第70页 |