摘要 | 第3-4页 |
ABSTRACT | 第4页 |
第一章 绪论 | 第7-13页 |
1.1 射频识别技术的概念 | 第7-11页 |
1.1.1. RFID 的系统原理 | 第7-8页 |
1.1.2. RFID 的系统组成 | 第8-9页 |
1.1.3. RFID 的分类 | 第9页 |
1.1.4. RFID 的历史与前景 | 第9-11页 |
1.2 作者的主要工作 | 第11页 |
1.3 论文结构 | 第11-12页 |
1.4 本章小结 | 第12-13页 |
第二章 锁相环的相关理论 | 第13-38页 |
2.1 频率合成技术 | 第13-16页 |
2.1.1 频率合成技术的种类 | 第13-15页 |
2.1.2 频率合成的技术指标 | 第15-16页 |
2.2 锁相环原理与组成 | 第16-22页 |
2.2.1 锁相环频率合成原理 | 第16-17页 |
2.2.2 锁相环频率合成的组成 | 第17-22页 |
2.3 锁相环频率合成器的线性模型 | 第22-29页 |
2.3.1 锁相环的线性模型 | 第22-25页 |
2.3.2 锁相环的稳态相位误差 | 第25-27页 |
2.3.3 锁相环的稳定性分析 | 第27-29页 |
2.4 锁相环路相位噪声分析 | 第29-37页 |
2.4.1 相位噪声的概念 | 第29-31页 |
2.4.2 相位噪声的定量表示 | 第31-33页 |
2.4.3 锁相环各模块的相位噪声分析 | 第33-35页 |
2.4.4 锁相环系统的相位噪声分析 | 第35-37页 |
2.5 本章小结 | 第37-38页 |
第三章 直接数字频率合成技术 | 第38-47页 |
3.1. DDS 的基本原理 | 第38-40页 |
3.2. DDS 的结构 | 第40-41页 |
3.2.1 相位累加器 | 第40页 |
3.2.2 正弦查询表ROM | 第40-41页 |
3.2.3 数模转换器DAC 与低通滤波器 | 第41页 |
3.2.4 参考时钟 | 第41页 |
3.3. DDS 的频谱分析 | 第41-46页 |
3.3.1 理想DDS 的条件及频谱 | 第41-43页 |
3.3.2. DDS 实际输出频谱及杂散指标恶化来源 | 第43-44页 |
3.3.3 降低相位误差的方法 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
第四章 本地振荡器的设计方案 | 第47-56页 |
4.1 技术指标 | 第47页 |
4.2 方案介绍 | 第47-48页 |
4.3 电路设计与仿真 | 第48-55页 |
4.3.1. AD9832 介绍与电路设计 | 第48-50页 |
4.3.2. ADF4360-3 介绍与电路设计 | 第50-51页 |
4.3.3 环路滤波器设计 | 第51-53页 |
4.3.4 锁相环的仿真 | 第53-55页 |
4.4 本章小结 | 第55-56页 |
第五章 防碰撞算法 | 第56-79页 |
5.1 时隙ALOHA 算法 | 第56-60页 |
5.1.1 普通的帧时隙ALOHA(BFSA)算法 | 第58-59页 |
5.1.2 动态帧时隙ALOHA (DFSA)算法 | 第59页 |
5.1.3 优化的帧时隙ALOHA(AFSA)算法 | 第59-60页 |
5.2 动态帧时隙算法的改进EDFSA 算法 | 第60-67页 |
5.2.1.E DFSA 算法思想 | 第60-61页 |
5.2.2.E DFSA 算法的分析 | 第61-65页 |
5.2.3.E DFSA 算法与其它ALOHA 算法的性能比较 | 第65-67页 |
5.3 二进制搜索算法(BINARY-TREE PROTOCOL) | 第67-78页 |
5.3.1 二进制算法的基本流程 | 第67-69页 |
5.3.2.E PC 动态二进制算法及改进 | 第69-76页 |
5.3.3.15014443 A 动态二进制算法 | 第76-78页 |
5.4 本章小结 | 第78-79页 |
第六章 结束语 | 第79-80页 |
测试结果(附录一) | 第80-81页 |
参考文献 | 第81-83页 |
致谢 | 第83-84页 |
攻读硕士学位期间已发表或录用的论文 | 第84-86页 |