基于DSP的MIMO-LTE-A系统设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第9-17页 |
1.1 LTE/LTE-A(4G)通信系统 | 第9-11页 |
1.1.1 LTE概述 | 第9-10页 |
1.1.2 LTE无线接口协议 | 第10-11页 |
1.1.3 LTE-A(4G)通信系统 | 第11页 |
1.2 基于软件无线电的通信系统 | 第11-12页 |
1.3 本课题的目标和意义 | 第12-13页 |
1.4 本课题的创新之处 | 第13-14页 |
1.5 本文的组织结构安排 | 第14-17页 |
第二章 系统需求与架构设计 | 第17-25页 |
2.1 系统需求 | 第17-18页 |
2.1.1 演示需求 | 第17页 |
2.1.2 技术需求 | 第17-18页 |
2.1.3 系统演示方案 | 第18页 |
2.2 系统设计总述 | 第18-23页 |
2.2.1 系统描述 | 第19页 |
2.2.2 底层数据量预估及依据 | 第19-20页 |
2.2.3 DCI与MIB设计 | 第20-21页 |
2.2.4 系统硬件布局设计 | 第21-22页 |
2.2.5 软硬件层级设计思路 | 第22-23页 |
2.3 本章小结 | 第23-25页 |
第三章 系统平台 | 第25-45页 |
3.1 硬件平台 | 第25-37页 |
3.1.1 软件无线电平台 | 第25-26页 |
3.1.2 DSP芯片 | 第26-35页 |
3.1.3 通信机制 | 第35-37页 |
3.2 软件平台 | 第37-43页 |
3.2.1 SYS BIOS系统平台 | 第37页 |
3.2.2 多任务架构 | 第37-39页 |
3.2.3 多核架构 | 第39-43页 |
3.3 平台开发方式 | 第43-44页 |
3.4 本章小结 | 第44-45页 |
第四章 发送机的设计与实现 | 第45-71页 |
4.1 发送机架构设计 | 第45-50页 |
4.1.1 协议栈逻辑架构 | 第45-46页 |
4.1.2 DSP处理器架构设计 | 第46-47页 |
4.1.3 处理器任务 | 第47-49页 |
4.1.4 DSP执行流程 | 第49-50页 |
4.1.5 存储空间规划 | 第50页 |
4.2 发送机模块的算法与实现 | 第50-69页 |
4.2.1 发送机控制子系统 | 第50-52页 |
4.2.2 网络开发组件(NDK) | 第52-53页 |
4.2.3 缓存与下发子系统 | 第53-56页 |
4.2.4 信道处理流程 | 第56-59页 |
4.2.5 层映射与预编码 | 第59-62页 |
4.2.6 资源映射 | 第62-67页 |
4.2.7 OFDM调制 | 第67-69页 |
4.3 8~*4MIMO发送机架构 | 第69页 |
4.4 本章小结 | 第69-71页 |
第五章 接收机的设计与实现 | 第71-87页 |
5.1 接收机的架构设计 | 第71-73页 |
5.1.1 接收机逻辑架构 | 第71页 |
5.1.2 多板DSP架构与执行流程 | 第71-73页 |
5.2 接收机功能模块介绍 | 第73-86页 |
5.2.1 信道估计 | 第73-76页 |
5.2.2 MIMO检测 | 第76-83页 |
5.2.3 解RE映射 | 第83页 |
5.2.4 解扰 | 第83-84页 |
5.2.5 解速率匹配 | 第84-85页 |
5.2.6 Turbo译码 | 第85-86页 |
5.3 本章小结 | 第86-87页 |
第六章 总结与展望 | 第87-89页 |
参考文献 | 第89-91页 |
致谢 | 第91-93页 |
作者攻读学位期间发表的学术论文和申请的专利 | 第93页 |