摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第12-36页 |
1.1 课题背景及研究的目的和意义 | 第12-14页 |
1.2 相关研究概述 | 第14-31页 |
1.2.1 浮点算术单元在工程领域的研究与应用现状 | 第16-20页 |
1.2.2 浮点算术单元在理论领域的研究现状 | 第20-31页 |
1.3 本文的主要研究内容 | 第31-32页 |
1.4 本文结构 | 第32-34页 |
1.5 本文采用的验证环境、性能评估方法和符号规定 | 第34-36页 |
第2章 基于注入值舍入算法的单模式和多模式浮点加/减算术单元 | 第36-74页 |
2.1 引言 | 第36页 |
2.2 浮点数的基本理论和舍入 | 第36-40页 |
2.2.1 浮点数的基本理论 | 第36-38页 |
2.2.2 浮点数的舍入 | 第38-40页 |
2.3 舍入算法的优化、延时和功耗优化 | 第40-43页 |
2.4 单模式浮点加/减算术单元的VLSI实现 | 第43-53页 |
2.4.1 尾数运算的远路径 | 第44-51页 |
2.4.2 尾数运算的近路径 | 第51-53页 |
2.5 多模式浮点加/减算术单元 | 第53-69页 |
2.5.1 多模式加法器的第一级电路 | 第53-62页 |
2.5.2 多模式加法器的第二级电路 | 第62-64页 |
2.5.3 多模式加法器的第三级电路 | 第64-69页 |
2.6 实验结果与分析 | 第69-72页 |
2.7 本章小结 | 第72-74页 |
第3章 基于双路径舍入结构的单模式和双模式浮点乘法算术单元 | 第74-101页 |
3.1 引言 | 第74页 |
3.2 舍入算法的优化、延时和功耗优化 | 第74-78页 |
3.3 单模式浮点乘法算术单元的VLSI实现 | 第78-85页 |
3.4 双模式浮点乘法单元的VLSI实现 | 第85-97页 |
3.5 实验结果与分析 | 第97-100页 |
3.6 本章小结 | 第100-101页 |
第4章 基于注入值舍入算法和双路径结构的浮点混合算术单元 | 第101-138页 |
4.1 引言 | 第101-102页 |
4.2 混合运算单元延时和功耗的优化 | 第102-112页 |
4.2.1 混合加-减运算单元 | 第102-103页 |
4.2.2 混合点积单元 | 第103-108页 |
4.2.3 混合蝶形单元 | 第108-112页 |
4.3 基于双路舍入结构的浮点混合加-减单元的VLSI实现 | 第112-120页 |
4.4 基于双路径算法的浮点混合点积单元的VLSI实现 | 第120-128页 |
4.5 基于FAS和FDP的浮点混合基2蝶形单元 | 第128-131页 |
4.6 实验结果与分析 | 第131-136页 |
4.7 本章小结 | 第136-138页 |
第5章 双模式浮点除法/开方算术单元和浮点ALU | 第138-156页 |
5.1 引言 | 第138页 |
5.2 浮点除法/开方的基本理论 | 第138-142页 |
5.2.1 数字递归算法 | 第138-139页 |
5.2.2 函数迭代算法 | 第139-142页 |
5.3 双模式浮点除法/开方单元 | 第142-149页 |
5.3.1 Goldschmidt除法算法的具体实现 | 第142-144页 |
5.3.2 Goldschmidt开方算法的具体实现 | 第144-145页 |
5.3.3 除法/开方单元的VLSI实现 | 第145-149页 |
5.4 实验结果与分析 | 第149-150页 |
5.5 浮点ALU | 第150-154页 |
5.6 本章小结 | 第154-156页 |
结论 | 第156-158页 |
参考文献 | 第158-167页 |
攻读博士学位期间发表的论文及其它成果 | 第167-170页 |
致谢 | 第170-171页 |
个人简历 | 第171页 |