首页--工业技术论文--无线电电子学、电信技术论文--微电子学、集成电路(IC)论文--大规模集成电路、超大规模集成电路论文

高性能浮点算术单元VLSI实现的关键技术

摘要第4-6页
ABSTRACT第6-7页
第1章 绪论第12-36页
    1.1 课题背景及研究的目的和意义第12-14页
    1.2 相关研究概述第14-31页
        1.2.1 浮点算术单元在工程领域的研究与应用现状第16-20页
        1.2.2 浮点算术单元在理论领域的研究现状第20-31页
    1.3 本文的主要研究内容第31-32页
    1.4 本文结构第32-34页
    1.5 本文采用的验证环境、性能评估方法和符号规定第34-36页
第2章 基于注入值舍入算法的单模式和多模式浮点加/减算术单元第36-74页
    2.1 引言第36页
    2.2 浮点数的基本理论和舍入第36-40页
        2.2.1 浮点数的基本理论第36-38页
        2.2.2 浮点数的舍入第38-40页
    2.3 舍入算法的优化、延时和功耗优化第40-43页
    2.4 单模式浮点加/减算术单元的VLSI实现第43-53页
        2.4.1 尾数运算的远路径第44-51页
        2.4.2 尾数运算的近路径第51-53页
    2.5 多模式浮点加/减算术单元第53-69页
        2.5.1 多模式加法器的第一级电路第53-62页
        2.5.2 多模式加法器的第二级电路第62-64页
        2.5.3 多模式加法器的第三级电路第64-69页
    2.6 实验结果与分析第69-72页
    2.7 本章小结第72-74页
第3章 基于双路径舍入结构的单模式和双模式浮点乘法算术单元第74-101页
    3.1 引言第74页
    3.2 舍入算法的优化、延时和功耗优化第74-78页
    3.3 单模式浮点乘法算术单元的VLSI实现第78-85页
    3.4 双模式浮点乘法单元的VLSI实现第85-97页
    3.5 实验结果与分析第97-100页
    3.6 本章小结第100-101页
第4章 基于注入值舍入算法和双路径结构的浮点混合算术单元第101-138页
    4.1 引言第101-102页
    4.2 混合运算单元延时和功耗的优化第102-112页
        4.2.1 混合加-减运算单元第102-103页
        4.2.2 混合点积单元第103-108页
        4.2.3 混合蝶形单元第108-112页
    4.3 基于双路舍入结构的浮点混合加-减单元的VLSI实现第112-120页
    4.4 基于双路径算法的浮点混合点积单元的VLSI实现第120-128页
    4.5 基于FAS和FDP的浮点混合基2蝶形单元第128-131页
    4.6 实验结果与分析第131-136页
    4.7 本章小结第136-138页
第5章 双模式浮点除法/开方算术单元和浮点ALU第138-156页
    5.1 引言第138页
    5.2 浮点除法/开方的基本理论第138-142页
        5.2.1 数字递归算法第138-139页
        5.2.2 函数迭代算法第139-142页
    5.3 双模式浮点除法/开方单元第142-149页
        5.3.1 Goldschmidt除法算法的具体实现第142-144页
        5.3.2 Goldschmidt开方算法的具体实现第144-145页
        5.3.3 除法/开方单元的VLSI实现第145-149页
    5.4 实验结果与分析第149-150页
    5.5 浮点ALU第150-154页
    5.6 本章小结第154-156页
结论第156-158页
参考文献第158-167页
攻读博士学位期间发表的论文及其它成果第167-170页
致谢第170-171页
个人简历第171页

论文共171页,点击 下载论文
上一篇:3D打印技术的跨学科交融创新机理研究
下一篇:公司绩效与现金股利关系的实证研究--基于制造业生命周期角度