MIPI M-PHY物理层数字系统设计关键技术研究
致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7页 |
1 引言 | 第10-14页 |
1.1 课题研究背景 | 第10-11页 |
1.2 MIPI M-PHY的发展与现状 | 第11-12页 |
1.3 论文研究内容与安排 | 第12-14页 |
2 MIPI M-PHY协议概述 | 第14-24页 |
2.1 基于M-PHY的MIPI接口 | 第14-17页 |
2.1.1 应用层 | 第14-15页 |
2.1.2 协议层 | 第15-17页 |
2.1.3 物理层 | 第17页 |
2.2 MIPI M-PHY优势与特点 | 第17-18页 |
2.3 M-PHY链路模型 | 第18-20页 |
2.4 M-PHY物理层架构 | 第20-22页 |
2.5 本章小结 | 第22-24页 |
3 MIPI M-PHY物理层数字系统设计与实现 | 第24-50页 |
3.1 物理编码子层结构分析 | 第24-32页 |
3.1.1 物理编码子层结构划分 | 第25-27页 |
3.1.2 M-PHY类型划分 | 第27-28页 |
3.1.3 M-PHY工作模式与状态 | 第28-31页 |
3.1.4 协议层与M-PHY配置操作 | 第31-32页 |
3.2 物理编码子层关键子模块设计 | 第32-44页 |
3.2.1 独热码转换模块 | 第33-35页 |
3.2.2 FILLER字符插入 | 第35-36页 |
3.2.3 SYNC序列产生器 | 第36-37页 |
3.2.4 8b10b编解码模块 | 第37-39页 |
3.2.5 发送与接收状态机 | 第39-42页 |
3.2.6 寄存器配置模块 | 第42-43页 |
3.2.7 MKO锁定检测模块 | 第43-44页 |
3.3 内建自测试设计 | 第44-48页 |
3.3.1 M-PHY内建自测试简介 | 第44-45页 |
3.3.2 测试码型产生与校验 | 第45-48页 |
3.4 pma模型 | 第48-49页 |
3.5 本章小结 | 第49-50页 |
4 MIPI M-PHY物理层仿真验证 | 第50-74页 |
4.1 物理编码子层子模块仿真验证 | 第50-58页 |
4.1.1 独热码转换模块仿真 | 第50-51页 |
4.1.2 FILLER字符插入模块仿真 | 第51-52页 |
4.1.3 SYNC序列产生器仿真 | 第52页 |
4.1.4 8b10b编解码模块仿真 | 第52-53页 |
4.1.5 发送与接收状态机仿真 | 第53-55页 |
4.1.6 寄存器配置模块仿真 | 第55-58页 |
4.1.7 MKO锁定检测模块仿真 | 第58页 |
4.2 内建自测试验证 | 第58-63页 |
4.2.1 PCS环路验证 | 第59-60页 |
4.2.2 PMA环路验证 | 第60-62页 |
4.2.3 PHY环路验证 | 第62-63页 |
4.3 M-PHY整体仿真 | 第63-71页 |
4.3.1 低速工作模式仿真 | 第64-66页 |
4.3.2 高速工作模式仿真 | 第66-67页 |
4.3.3 工作模式切换仿真 | 第67-69页 |
4.3.4 LINE_CFG状态仿真 | 第69-71页 |
4.4 本章小结 | 第71-74页 |
5 总结 | 第74-76页 |
参考文献 | 第76-78页 |
作者简历及攻读硕士学位期间取得的研究成果 | 第78-82页 |
学位论文数据集 | 第82页 |