片上多核处理器二级Cache结构及资源管理技术研究
| 摘要 | 第1-14页 |
| ABSTRACT | 第14-17页 |
| 符号列表 | 第17-19页 |
| 第一章 绪论 | 第19-41页 |
| ·多核处理器的发展 | 第19-31页 |
| ·多核处理器起源 | 第19-22页 |
| ·多核处理器关键技术 | 第22-24页 |
| ·多核处理器发展现状 | 第24-28页 |
| ·多核处理器面临的问题与挑战 | 第28-31页 |
| ·存储墙是阻碍处理器性能提升的重要因素 | 第31-36页 |
| ·缓解存储墙影响 | 第31-32页 |
| ·多级片上存储层次 | 第32-33页 |
| ·基本Cache结构设计与优化 | 第33-35页 |
| ·多核处理器二级Cache面临的问题与挑战 | 第35-36页 |
| ·课题研究内容 | 第36-37页 |
| ·本文主要工作及创新点 | 第37-38页 |
| ·论文结构 | 第38-41页 |
| 第二章 二级Cache结构及资源管理相关研究 | 第41-59页 |
| ·Cache组织相关研究 | 第41-46页 |
| ·私有与共享的权衡 | 第41-44页 |
| ·组相联与全相联的权衡 | 第44-45页 |
| ·性能与功耗的权衡 | 第45-46页 |
| ·Cache索引相关研究 | 第46-49页 |
| ·索引方式研究 | 第46-48页 |
| ·哈希函数研究 | 第48页 |
| ·组均衡管理研究 | 第48-49页 |
| ·Cache替换相关研究 | 第49-52页 |
| ·LRU改进策略 | 第50页 |
| ·其它替换策略 | 第50-51页 |
| ·混合替换策略 | 第51-52页 |
| ·Cache划分相关研究 | 第52-57页 |
| ·性能监控 | 第53-54页 |
| ·划分算法 | 第54-56页 |
| ·划分实施 | 第56-57页 |
| ·小结 | 第57-59页 |
| 第三章 可变相联度混合Cache结构研究 | 第59-75页 |
| ·引言 | 第59-61页 |
| ·面向CMP的可变相联度混合Cache结构 | 第61-65页 |
| ·CMP-VH结构模型 | 第61-62页 |
| ·CMP-VH访问操作 | 第62-63页 |
| ·CMP-VH数据替换 | 第63-65页 |
| ·实验设置 | 第65-67页 |
| ·模拟平台 | 第65-66页 |
| ·测试程序及评价指标 | 第66-67页 |
| ·结果分析 | 第67-72页 |
| ·性能评估 | 第67-68页 |
| ·动态资源占用情况分析 | 第68-70页 |
| ·参数敏感性分析 | 第70-71页 |
| ·存储开销分析 | 第71-72页 |
| ·本章小结 | 第72-75页 |
| 第四章 基于数据项动态分配的容量划分技术 | 第75-91页 |
| ·引言 | 第75-76页 |
| ·基于数据项动态分配的容量划分 | 第76-81页 |
| ·VH-PAD总体框架 | 第76-77页 |
| ·VH-PAD性能监控 | 第77页 |
| ·VH-PAD划分算法 | 第77-80页 |
| ·VH-PAD划分实施 | 第80-81页 |
| ·实验设置 | 第81-83页 |
| ·模拟平台 | 第81页 |
| ·测试程序 | 第81-83页 |
| ·结果分析 | 第83-89页 |
| ·性能评估 | 第83-85页 |
| ·参数敏感性分析 | 第85-88页 |
| ·存储开销分析 | 第88-89页 |
| ·本章小结 | 第89-91页 |
| 第五章 基于概率控制的容量划分技术 | 第91-107页 |
| ·引言 | 第91-92页 |
| ·基于概率控制的容量划分 | 第92-95页 |
| ·VH-PS总体框架 | 第92页 |
| ·VH-PS性能监控 | 第92-93页 |
| ·VH-PS划分算法 | 第93-94页 |
| ·VH-PS划分实施 | 第94-95页 |
| ·实验及结果分析 | 第95-102页 |
| ·实验设置 | 第95-96页 |
| ·性能评估 | 第96-98页 |
| ·参数敏感性分析 | 第98-102页 |
| ·存储开销分析 | 第102页 |
| ·VH-PAD与VH-PS比较 | 第102-104页 |
| ·本章小结 | 第104-107页 |
| 第六章 基于Tag组饱和度的组均衡管理技术 | 第107-119页 |
| ·引言 | 第107-108页 |
| ·Tag组均衡管理技术 | 第108-113页 |
| ·问题提出 | 第108页 |
| ·Tag组饱和度评估 | 第108-110页 |
| ·核内Tag组均衡管理模型 | 第110-111页 |
| ·核间Tag组均衡管理模型 | 第111-113页 |
| ·实验及结果分析 | 第113-116页 |
| ·实验设置 | 第113-114页 |
| ·性能评估 | 第114-115页 |
| ·组饱和度阈值影响 | 第115-116页 |
| ·本章小结 | 第116-119页 |
| 第七章 异构可变相联度Cache结构研究 | 第119-129页 |
| ·引言 | 第119-120页 |
| ·异构可变相联度Cache结构 | 第120-123页 |
| ·总体框架 | 第120-121页 |
| ·异构Tag阵列设计 | 第121页 |
| ·实现 | 第121-123页 |
| ·异构混合Cache结构模型 | 第123-124页 |
| ·总体框架 | 第123-124页 |
| ·可重构数据阵列设计 | 第124页 |
| ·实现 | 第124页 |
| ·实验及结果分析 | 第124-127页 |
| ·实验设置 | 第124-125页 |
| ·开销评估 | 第125-126页 |
| ·性能评估 | 第126-127页 |
| ·本章小结 | 第127-129页 |
| 第八章 结论与展望 | 第129-133页 |
| ·工作总结 | 第129-130页 |
| ·工作展望 | 第130-133页 |
| 致谢 | 第133-135页 |
| 参考文献 | 第135-149页 |
| 作者在学期间取得的学术成果 | 第149页 |