摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-7页 |
第一章 绪论 | 第7-13页 |
·引言 | 第7-8页 |
·数据采集的发展动态及前景 | 第8-9页 |
·NiosⅡ嵌入式软核SOPC系统简介 | 第9-11页 |
·作者的主要工作及内容布置 | 第11-13页 |
第二章 并行高速数据采集系统的基本技术理论 | 第13-24页 |
·模数转换过程 | 第13-15页 |
·香农抽样定理 | 第15-17页 |
·数据的并行采集理论 | 第17-22页 |
·高速数据采集PCB电磁兼容技术 | 第22-24页 |
第三章 采集系统硬件设计 | 第24-37页 |
·采集系统硬件构成总框图 | 第24页 |
·相对低速ADC | 第24-28页 |
·并行处理芯片Altera FPGA及配置 | 第28-32页 |
·系统电源设计 | 第32-33页 |
·高速PCB设计 | 第33-37页 |
第四章 采集系统软件设计 | 第37-44页 |
·SOPC系统 | 第37页 |
·时序控制FPGA | 第37-41页 |
·时间误差校准的matlab仿真 | 第41-42页 |
·生成NiosⅡ/s标准型嵌入式软核 | 第42-44页 |
第五章 测试结果与分析 | 第44-46页 |
总结 | 第46-47页 |
参考文献 | 第47-48页 |
致谢 | 第48页 |