基于DDS高速跳频源的研制
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 第一章 绪论 | 第8-12页 |
| ·频率合成技术发展状况 | 第8-9页 |
| ·频率合成器的技术指标 | 第9-10页 |
| ·本文的主要内容和章节安排 | 第10-12页 |
| 第二章 DDS 频率合成技术原理及性能研究 | 第12-26页 |
| ·DDS 的基本原理和组成 | 第12-14页 |
| ·DDS 的优缺点 | 第14-16页 |
| ·DDS 的优点 | 第14-15页 |
| ·DDS 的缺点 | 第15-16页 |
| ·DDS 频谱特性分析 | 第16-22页 |
| ·理想情况下 DDS 输出信号的频谱分析 | 第16-18页 |
| ·实际情况下 DDS 输出信号的频谱分析 | 第18-22页 |
| ·DDS 输出频谱仿真 | 第22-24页 |
| ·本章小结 | 第24-26页 |
| 第三章 锁相环技术基础 | 第26-38页 |
| ·锁相环的组成及工作原理 | 第26-32页 |
| ·鉴相器(PD) | 第26-28页 |
| ·环路滤波器(LF) | 第28-31页 |
| ·压控振荡器(VCO) | 第31-32页 |
| ·锁相环工作原理的定性分析 | 第32-33页 |
| ·锁定状态 | 第32页 |
| ·跟踪过程 | 第32-33页 |
| ·差拍状态和频率牵引现象 | 第33页 |
| ·锁相环的噪声性能分析 | 第33-34页 |
| ·锁相环在频率合成器中的应用 | 第34-37页 |
| ·变模分频合成器 | 第35-36页 |
| ·多环频率合成器 | 第36-37页 |
| ·本章小结 | 第37-38页 |
| 第四章 基于 DS856 高速跳频源的研制 | 第38-62页 |
| ·系统框图 | 第38-40页 |
| ·系统指标 | 第40-41页 |
| ·器件的选择及指标的可实现性论证 | 第41-45页 |
| ·DDS 芯片的选择 | 第41-42页 |
| ·DDS 主控芯片的选择 | 第42-43页 |
| ·锁相环芯片的选择 | 第43-44页 |
| ·锁相环控制芯片的选择 | 第44页 |
| ·系统指标的可实现性论证 | 第44-45页 |
| ·DDS 跳频电路的硬件设计 | 第45-49页 |
| ·DS856 配置电路 | 第45-46页 |
| ·FPGA 配置电路 | 第46-47页 |
| ·串口通信电路 | 第47页 |
| ·其他模块的设计 | 第47-49页 |
| ·DDS 跳频电路的软件设计 | 第49-53页 |
| ·DS856 时序控制模块 | 第50-51页 |
| ·串口通信程序的设计 | 第51-52页 |
| ·系统功能的实现 | 第52-53页 |
| ·2.7GHz 参考时钟电路的硬件设计 | 第53-57页 |
| ·环路滤波器的设计 | 第53-54页 |
| ·ADF4350 芯片的配置电路 | 第54-55页 |
| ·放大和滤波电路 | 第55-56页 |
| ·单片机控制模块 | 第56页 |
| ·电源模块的设计 | 第56-57页 |
| ·2.7GHz 参考时钟电路的软件设计 | 第57-59页 |
| ·印制板设计须注意的事项 | 第59-62页 |
| ·布局 | 第59-60页 |
| ·布线 | 第60-61页 |
| ·散热处理 | 第61-62页 |
| 第五章 系统调试及测试 | 第62-78页 |
| ·系统的调试 | 第62-63页 |
| ·DDS 跳频板的调试 | 第62页 |
| ·2.7GHz 参考时钟源的调试 | 第62-63页 |
| ·设计实物及测试设备 | 第63-64页 |
| ·2.7GHz 参考时钟源的测试 | 第64-66页 |
| ·100MHz 输入信号性能的测试 | 第64-65页 |
| ·2.7GHz 时钟源指标测试 | 第65-66页 |
| ·DDS 跳频板的测试 | 第66-78页 |
| ·相位噪声指标的测试 | 第66-68页 |
| ·杂散抑制指标的测试 | 第68-74页 |
| ·跳频步进指标的测试 | 第74-75页 |
| ·跳频时间指标的测试 | 第75-77页 |
| ·跳频模式及功率平坦度测试 | 第77-78页 |
| 第六章 总结及展望 | 第78-80页 |
| ·总结 | 第78页 |
| ·展望 | 第78-80页 |
| 致谢 | 第80-82页 |
| 参考文献 | 第82-85页 |