| 摘要 | 第1-5页 |
| Abstract | 第5-6页 |
| 目录 | 第6-8页 |
| 第一章 绪论 | 第8-12页 |
| ·课题背景 | 第8-9页 |
| ·课题工作 | 第9页 |
| ·论文内容安排 | 第9-12页 |
| 第二章 宽带无线接入系统概述及IEEE802.16 协议物理层编码方案 | 第12-20页 |
| ·宽带无线接入系统组成及参考模型 | 第12-13页 |
| ·IEEE802.16 概述 | 第13-15页 |
| ·IEEE802 协议组 | 第13-14页 |
| ·IEEE802.16 协议的组成和参考模型 | 第14-15页 |
| ·IEEE802.16 协议物理层 | 第15-16页 |
| ·IEEE802.16 协议物理层编码方案 | 第16-20页 |
| ·单载波的编码方案 | 第17-18页 |
| ·OFDM 的编码方案 | 第18-19页 |
| ·编码方案的确定 | 第19-20页 |
| 第三章 IEEE802.16 系统的信道编译码算法 | 第20-40页 |
| ·RS 编译码原理和算法 | 第20-30页 |
| ·RS 码的结构 | 第20-22页 |
| ·RS 编码算法 | 第22-23页 |
| ·RS 译码算法 | 第23-30页 |
| ·卷积码编译码算法 | 第30-35页 |
| ·卷积码的原理 | 第30-32页 |
| ·Viterbi 译码 | 第32-35页 |
| ·分组卷积码(BCC)的编译码原理 | 第35-40页 |
| ·卷积码的增信删余 | 第35-36页 |
| ·BCC 的编码 | 第36-37页 |
| ·BCC 的译码 | 第37-40页 |
| 第四章 级联码的性能仿真 | 第40-46页 |
| ·级联码的构成及特点 | 第40-41页 |
| ·级联码性能仿真 | 第41-46页 |
| ·Simulink 简介 | 第41-42页 |
| ·单模块仿真 | 第42-43页 |
| ·RS-BCC 级联码仿真 | 第43-44页 |
| ·RS-CC 级联码仿真 | 第44-46页 |
| 第五章 BCC 编译码器的FPGA 实现 | 第46-56页 |
| ·FPGA 的基本知识 | 第46-48页 |
| ·FPGA 的结构特点 | 第46页 |
| ·FPGA 开发流程 | 第46-47页 |
| ·硬件描述语言Verilog HDL | 第47-48页 |
| ·BCC 编译码器的设计 | 第48-50页 |
| ·BCC 编码器的设计 | 第48页 |
| ·BCC 译码器的设计 | 第48-50页 |
| ·BCC 编译码器的FPGA 实现 | 第50-56页 |
| ·BCC 编译码器的性能分析 | 第50-53页 |
| ·系统性能分析 | 第53-56页 |
| 第六章 总结 | 第56-58页 |
| ·论文工作总结 | 第56页 |
| ·改进方案和下一步工作 | 第56-58页 |
| 参考文献 | 第58-60页 |
| 致谢 | 第60页 |