第1章 绪论 | 第1-14页 |
·选题意义和研究目的 | 第9-10页 |
·国内外研究现状 | 第10-12页 |
·数字信号处理的发展 | 第10-11页 |
·图像压缩的目的 | 第11页 |
·INTERNET的出现及以太网技术的发展 | 第11-12页 |
·本课题的研究内容及论文结构安排 | 第12-14页 |
第2章 系统总体方案设计 | 第14-19页 |
·图像编码方案的选择 | 第14-15页 |
·基于DSP技术的硬件系统方案选择 | 第15-17页 |
·方案一:DSP+专用网络处理器+PHY | 第15-16页 |
·方案二:DSP+MAC | 第16页 |
·方案三:DSP+PHY | 第16-17页 |
·硬件系统结构设计及系统框架图 | 第17-19页 |
第3章 硬件系统的设计 | 第19-45页 |
·微处理器的选型和特点 | 第19-22页 |
·微处理器的分类和特点 | 第19-20页 |
·微处理器的选型 | 第20-22页 |
·电源环境的构建 | 第22-23页 |
·选择合适的电源芯片 | 第22-23页 |
·电源方案设计 | 第23页 |
·视频采集电路的设计 | 第23-26页 |
·视频采集电路芯片的选型 | 第23-25页 |
·视频采集电路设计 | 第25-26页 |
·存储器资源的配置方案 | 第26-32页 |
·DSP片上的存储器资源 | 第26-28页 |
·DSP与地址分配有关的管脚配置方案 | 第28-29页 |
·存储空间的扩展方案 | 第29页 |
·存储器的选型 | 第29-31页 |
·存储介质与DSP硬件接口的设计方案 | 第31-32页 |
·系统IO扩展 | 第32-33页 |
·DSP的中断系统 | 第32-33页 |
·DSP的IO端口扩展 | 第33页 |
·系统以太网络接口设计 | 第33-40页 |
·RTL8019AS的主要性能 | 第33-34页 |
·RTL8019AS的内部结构及工作原理 | 第34-35页 |
·DSP与RTL8019AS的硬件接口设计 | 第35-37页 |
·RTL8019AS配置模式选择以及IO端口和中断的设置 | 第37-39页 |
·RTL8019AS与以太网的硬件接口设计 | 第39-40页 |
·DSP应用系统电路设计中应注意的问题 | 第40-42页 |
·数字电路接口电平的兼容性问题 | 第40-41页 |
·扩展电路的时序问题 | 第41-42页 |
·DSP多余引脚的处理 | 第42页 |
·高速电路板设计 | 第42-45页 |
·高速PCB板设计 | 第42-43页 |
·高速PCB板的优化布局 | 第43-44页 |
·高速PCB板的优化布线 | 第44-45页 |
第4章 系统的开发平台以及驱动程序设计 | 第45-64页 |
·CCS集成开发环境 | 第45-47页 |
·应用软件开发流程 | 第47-48页 |
·DSP对FLASH烧写和擦除的软件实现 | 第48-52页 |
·FLASH的引脚说明和操作模式 | 第48-50页 |
·FLASH烧写和擦除的软件实现 | 第50-52页 |
·程序的自举加载 | 第52-57页 |
·选择自举方式 | 第52-53页 |
·DSP八位并行引导装载方法 | 第53-57页 |
·DSP与RTL8019AS接口通信程序设计 | 第57-64页 |
·以太网帧结构 | 第57-58页 |
·以太网控制器RTL8019AS的寄存器 | 第58-59页 |
·以太网控制器RTL8019AS的复位和初始化 | 第59-62页 |
·DMA与数据收发 | 第62-64页 |
第5章 系统的调试与测试 | 第64-66页 |
结论 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
附录 | 第71-76页 |
攻读硕士学位期间发表的论文 | 第76页 |