| 摘要 | 第1-7页 |
| Abstract | 第7-8页 |
| 第一章 绪论 | 第8-12页 |
| ·选题背景及研究意义 | 第8-9页 |
| ·选题的国内外研究现状及水平 | 第9-10页 |
| ·本文所做的工作 | 第10-12页 |
| 第二章 相关技术介绍 | 第12-26页 |
| ·数据采集的相关理论 | 第12-15页 |
| ·模数转换过程 | 第12-13页 |
| ·采样定理 | 第13页 |
| ·采样方式 | 第13-14页 |
| ·并行采样技术 | 第14-15页 |
| ·可编程逻辑器件简述 | 第15-22页 |
| ·PLD的发展历史 | 第15-16页 |
| ·可编程逻辑器件概述 | 第16-18页 |
| ·FPGA结构和工作原理 | 第18-22页 |
| ·查找表(Look-Up-Table)的原理与结构 | 第18-19页 |
| ·基于查找表(LUT)的FPGA的结构 | 第19-20页 |
| ·查找表结构的FPGA逻辑实现原理 | 第20-21页 |
| ·FPGA器件的配置方式和配置文件 | 第21-22页 |
| ·片上系统(SOPC)概述 | 第22-23页 |
| ·USB总线技术概述 | 第23-26页 |
| ·USB概述 | 第23-24页 |
| ·USB总线技术简介 | 第24-26页 |
| 第三章 数据采集系统硬件电路设计 | 第26-36页 |
| ·系统概述 | 第26页 |
| ·系统性能指标 | 第26-27页 |
| ·信号调理模块 | 第27-29页 |
| ·可编程增益放大器的选取 | 第27-29页 |
| ·模数转换模块设计 | 第29-36页 |
| ·A/D转换器的选取 | 第29-30页 |
| ·ADS1212的特点及结构 | 第30-31页 |
| ·ADS1212主要性能 | 第31-32页 |
| ·主要功能寄存器 | 第32-34页 |
| ·ADS1212的引脚功能 | 第34页 |
| ·ADS1212的特性 | 第34-35页 |
| ·供电电源电路设计 | 第35-36页 |
| 第四章 FPGA设计 | 第36-49页 |
| ·FPGA及其开发流程 | 第36-39页 |
| ·FPGA技术简介 | 第36页 |
| ·FPGA的常用开发工具 | 第36-38页 |
| ·硬件描述语言(HDL) | 第38-39页 |
| ·自顶向下的设计方法 | 第39页 |
| ·FPGA的设计流程 | 第39-43页 |
| ·FPGA芯片的选取 | 第43页 |
| ·功能描述 | 第43-46页 |
| ·数据串并转换和锁存电路模块 | 第45页 |
| ·串并转换电路设计要点 | 第45-46页 |
| ·存储电路设计 | 第46-48页 |
| ·本章小结 | 第48-49页 |
| 第五章 数据采集系统软件设计 | 第49-56页 |
| ·固件程序 | 第49-50页 |
| ·USB固件程序的功能 | 第49-50页 |
| ·固件程序设计 | 第50页 |
| ·驱动程序 | 第50页 |
| ·应用程序 | 第50-55页 |
| ·增益设置及通道选择程序设计 | 第51页 |
| ·FIFO的软件程序 | 第51-55页 |
| ·不同时钟域间数据传递的问题及解决方法 | 第51-53页 |
| ·格雷码的应用及产生逻辑 | 第53页 |
| ·新颖的空/满标志产生逻辑 | 第53-54页 |
| ·FIFO的软件程序及仿真 | 第54-55页 |
| ·本章小结 | 第55-56页 |
| 第六章 结论 | 第56-57页 |
| 第七章 下一步的工作及展望 | 第57-58页 |
| 致谢 | 第58-59页 |
| 攻读硕士学位期间所发表的文章 | 第59-60页 |
| 参考文献 | 第60-62页 |
| 附录 | 第62-67页 |