摘要 | 第7-8页 |
Abstract | 第8-9页 |
符号与缩写含义清单 | 第10-11页 |
第一章 绪论 | 第11-15页 |
1.1 研究背景和意义 | 第11-12页 |
1.1.1 盲均衡技术的产生 | 第11页 |
1.1.2 现场可编程门阵列——FPGA | 第11-12页 |
1.1.3 FPGA实现盲均衡器的意义 | 第12页 |
1.2 国内外研究现状 | 第12-13页 |
1.3 论文的主要工作 | 第13-15页 |
第二章 信号解调原理及FSE-CMA算法 | 第15-32页 |
2.1 CIC滤波器 | 第15-19页 |
2.1.1 单级CIC滤波器 | 第15-16页 |
2.1.2 多级CIC滤波器 | 第16-17页 |
2.1.3 CIC滤波器的应用条件 | 第17-19页 |
2.2 信号解调原理 | 第19-25页 |
2.2.1 ASK信号解调原理 | 第19-21页 |
2.2.2 FSK信号解调原理 | 第21-22页 |
2.2.3 MSK信号解调原理 | 第22-23页 |
2.2.4 DPSK信号解调原理 | 第23-25页 |
2.3 常数模算法 | 第25-26页 |
2.4 分数间隔常数模算法(FSE-CMA)及其性能分析 | 第26-30页 |
2.4.1 多采样率理论 | 第26-28页 |
2.4.2 多信道系统模型及其性能分析 | 第28-30页 |
2.5 本章小结 | 第30-32页 |
第三章 硬件设计与实现 | 第32-48页 |
3.1 性能指标 | 第32页 |
3.2 硬件平台整体方案设计 | 第32-33页 |
3.3 FPGA模块的设计与实现 | 第33-38页 |
3.3.1 FPGA选型 | 第33-34页 |
3.3.2 FPGA外围电路模块设计 | 第34-38页 |
3.4 模数转换(A/D)模块的设计与实现 | 第38-40页 |
3.4.1 A/D芯片选型 | 第38-39页 |
3.4.2 模数转换模块电路设计 | 第39-40页 |
3.5 数模转换(D/A)模块的设计与实现 | 第40-41页 |
3.5.1 数模转换芯片选型 | 第40页 |
3.5.2 数模转换模块电路设计 | 第40-41页 |
3.6 滤波电路的设计与实现 | 第41-42页 |
3.6.1 滤波器类型的选取 | 第41页 |
3.6.2 滤波器的设计与仿真 | 第41-42页 |
3.7 触摸屏模块的设计与实现 | 第42-44页 |
3.7.1 触摸屏模块芯片选型 | 第42-43页 |
3.7.2 触摸屏模块与FPGA之间的通信设计 | 第43-44页 |
3.8 PCB设计 | 第44-47页 |
3.8.1 层叠结构设计 | 第44页 |
3.8.2 PCB布局布线 | 第44-46页 |
3.8.3 内电层划分 | 第46-47页 |
3.9 本章小结 | 第47-48页 |
第四章 算法程序的设计与实现 | 第48-72页 |
4.1 系统整体实现方案 | 第48页 |
4.2 多级CIC滤波器的FPGA实现 | 第48-51页 |
4.2.1 Noble恒等式 | 第48-49页 |
4.2.2 Hogenauer滤波器结构 | 第49页 |
4.2.3 多级CIC滤波器FPGA的设计 | 第49-51页 |
4.3 ASK信号解调的FPGA实现 | 第51-53页 |
4.4 FSK信号解调的FPGA实现 | 第53-55页 |
4.5 MSK信号解调的FPGA实现 | 第55-61页 |
4.5.1 锁相环的原理 | 第56-57页 |
4.5.2 平方环的工作原理 | 第57-58页 |
4.5.3 平方环的FPGA实现 | 第58-60页 |
4.5.4 MSK解调的FPGA实现 | 第60-61页 |
4.6 DPSK信号解调的FPGA实现 | 第61-64页 |
4.6.1 低通滤波器设计 | 第62-63页 |
4.6.2 数字鉴相器设计 | 第63页 |
4.6.3 环路滤波器设计 | 第63页 |
4.6.4 Costas环的FPGA实现 | 第63-64页 |
4.7 FSE-CMA的FPGA实现 | 第64-71页 |
4.7.1 滤波器结构的改进 | 第64-66页 |
4.7.2 FSE-CMA的抽头系数更新过程 | 第66-67页 |
4.7.3 FSE-CMA的组成模块 | 第67-68页 |
4.7.4 FSE-CMA的FPGA实现 | 第68-71页 |
4.8 本章小结 | 第71-72页 |
第五章 控制程序的设计与实现 | 第72-85页 |
5.1 Nios Ⅱ嵌入式系统结构及设计流程 | 第72-74页 |
5.1.1 Nios Ⅱ处理器 | 第72页 |
5.1.2 Avalon总线 | 第72-73页 |
5.1.3 Nios Ⅱ嵌入式系统开发流程 | 第73-74页 |
5.2 Qsys系统配置 | 第74-76页 |
5.3 uC/OS-Ⅱ操作系统的实现 | 第76-79页 |
5.3.1 uC/OS-Ⅱ操作系统 | 第76-77页 |
5.3.2 uC/OS-Ⅱ配置 | 第77-79页 |
5.4 uC/GUI图形界面系统的实现 | 第79-84页 |
5.4.1 uC/GUI图形界面系统 | 第79页 |
5.4.2 uC/GUI移植 | 第79-82页 |
5.4.3 uC/GUI界面设计 | 第82-84页 |
5.5 本章小结 | 第84-85页 |
第六章 测试平台搭建及性能测试 | 第85-92页 |
6.1 测试平台搭建 | 第85页 |
6.2 输入ASK信号测试 | 第85-87页 |
6.3 输入FSK信号测试 | 第87-88页 |
6.4 输入MSK信号测试 | 第88-90页 |
6.5 输入DPSK信号测试 | 第90-91页 |
6.6 本章小结 | 第91-92页 |
第七章 总结与展望 | 第92-94页 |
7.1 总结 | 第92页 |
7.2 展望 | 第92-94页 |
参考文献 | 第94-98页 |
攻读硕士学位期间的科研成果 | 第98-99页 |
附录 可触摸式盲均衡器实物图 | 第99页 |