摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第8-13页 |
1.1 论文研究背景 | 第8-9页 |
1.2 论文的研究意义 | 第9页 |
1.3 国内外研究发展现状 | 第9-11页 |
1.4 论文主要工作 | 第11页 |
1.5 论文章节安排 | 第11-13页 |
第2章 图像处理卡的整体方案设计 | 第13-38页 |
2.1 系统整体架构 | 第13-15页 |
2.2 DSP 子板硬件电路设计 | 第15-26页 |
2.2.1 DSP 图像处理子板框架 | 第15-16页 |
2.2.2 DSP 控制核心选型 | 第16-18页 |
2.2.3 DSP 子板电源设计 | 第18-20页 |
2.2.4 DSP 时钟配置和复位电路模块设计 | 第20-21页 |
2.2.5 外部存储器设计 | 第21-24页 |
2.2.6 VPORT 接口电路设计 | 第24-25页 |
2.2.7 DSP 图像处理子板的 JTAG 口设计 | 第25-26页 |
2.2.8 DSP 子板上的元器件布局 | 第26页 |
2.3 FPGA 母板硬件电路设计 | 第26-37页 |
2.3.1 FPGA 控制核心选型 | 第28-29页 |
2.3.2 FPGA 母板电源设计 | 第29-30页 |
2.3.3 FPGA 母板时钟电路和下载口设计 | 第30-31页 |
2.3.4 FPGA 母板采集信号接收处理模块电路设计 | 第31-32页 |
2.3.5 FPGA 母板上的存储器电路设计 | 第32-35页 |
2.3.6 Camera link 接口和 485 接口设计 | 第35-37页 |
2.4 本章小结 | 第37-38页 |
第3章 FPGA 母板和 DSP 子板之间的通信设计 | 第38-56页 |
3.1 FPGA 母板与 DSP 接口连接方案选择 | 第38-42页 |
3.2 VPORT 接口特性介绍 | 第42-44页 |
3.3 DSP 子板的 VPORT 接口设计 | 第44-51页 |
3.3.1 VPORT 口与 FPGA 母板对应 I/O 引脚配置情况 | 第44-45页 |
3.3.2 VPORT 接口数据获取 | 第45-46页 |
3.3.3 VPORT 口的 FIFO 模块设计 | 第46-47页 |
3.3.4 EDMA 工作机制 | 第47-49页 |
3.3.5 VPORT0 和 EDMA 运行配置 | 第49-51页 |
3.4 DM642 的 VPORT 接口的驱动设计 | 第51-54页 |
3.5 FPGA 对 DSP 的 VPORT 接口控制模块配置 | 第54-55页 |
3.6 本章小结 | 第55-56页 |
第4章 系统内部数据流控制和功能模块调试 | 第56-67页 |
4.1 系统数据流传输框架设计 | 第56-57页 |
4.2 FPGA 对 AD9945 的驱动配置和功能仿真 | 第57-60页 |
4.3 FPGA 与 DDR2 SDRAM 之间数据传输配置与实现 | 第60-62页 |
4.4 FPGA 母板与 DSP 子板之间数据流同步传输设计 | 第62-64页 |
4.5 DSP 外扩存储器功能调试 | 第64-66页 |
4.6 本章小结 | 第66-67页 |
第5章 系统在布匹图像疵点检测中的应用 | 第67-73页 |
5.1 系统图像处理开发工具介绍 | 第67-68页 |
5.2 常用的布匹疵点检测方法归纳 | 第68-69页 |
5.3 疵点检测的 DSP 算法设计和实验验证结果 | 第69-72页 |
5.4 本章小结 | 第72-73页 |
第6章 结束语 | 第73-76页 |
6.1 总结 | 第73-74页 |
6.2 展望 | 第74-76页 |
参考文献 | 第76-80页 |
致谢 | 第80-82页 |
个人简历、在学期间发表的学术论文与研究成果 | 第82页 |