摘要 | 第5-7页 |
Abstract | 第7-8页 |
Chapter 1 Introduction | 第15-21页 |
1.1 Overview | 第15-16页 |
1.2 Receiver Architecture | 第16-17页 |
1.3 3-GHz Transceiver | 第17-18页 |
1.4 Previous Work | 第18-20页 |
1.5 Scope & Organization of Thesis | 第20-21页 |
Chapter 2 Matching Networks | 第21-31页 |
2.1 Introduction | 第21页 |
2.2 Matching Networks | 第21-30页 |
2.2.1 RLC Parallel Matching Network | 第21-22页 |
2.2.2 RLC Series Matching Network | 第22-23页 |
2.2.3 Q-Factor | 第23-24页 |
2.2.4 Maximum Power Transformation | 第24-25页 |
2.2.5 L-match Topology | 第25-27页 |
2.2.6 π-match Topology | 第27-29页 |
2.2.7 T-match Topology | 第29-30页 |
2.3 Summary | 第30-31页 |
Chapter 3 Two-Port Network, Bandwidth & Noise | 第31-41页 |
3.1 Introduction | 第31页 |
3.2 Two-Port Network | 第31-36页 |
3.2.1 Y-Parameters | 第32-33页 |
3.2.2 S-Parameters | 第33-35页 |
3.2.3 Smith Chart | 第35-36页 |
3.3 Bandwidth Estimation | 第36-38页 |
3.4 Noise | 第38-40页 |
3.4.1 Thermal Noise | 第38-39页 |
3.4.2 Shot Noise | 第39页 |
3.4.3 Flicker Noise | 第39-40页 |
3.5 Summary | 第40-41页 |
Chapter 4 LNA Design Constraints | 第41-52页 |
4.1 Introduction | 第41页 |
4.2 Noise Considerations | 第41-43页 |
4.2.1 Noise Figure | 第41-43页 |
4.2.2 Noise Temperature | 第43页 |
4.3 Network Gain | 第43-47页 |
4.3.1 Power Gain | 第45-46页 |
4.3.2 Transducer Gain | 第46页 |
4.3.3 Available Gain | 第46-47页 |
4.4 Linearity | 第47-51页 |
4.4.1 1-dB Compression Point (P1dB) | 第47-49页 |
4.4.2 Third Order Intercept Point (IP3) | 第49-51页 |
4.5 Summary | 第51-52页 |
Chapter 5 Schematic & Layout Design | 第52-78页 |
5.1 Introduction | 第52页 |
5.2 Basic Topologies | 第52-59页 |
5.2.1 LNA with Input Shunt Resistor | 第52-53页 |
5.2.2 Common Gate LNA (CG) | 第53-54页 |
5.2.3 Resistive Feedback LNA | 第54-55页 |
5.2.4 Common Source LNA with Inductive Degeneration (CS) | 第55页 |
5.2.5 Comparison of Different Topologies | 第55-57页 |
5.2.6 Comparison of Different Design and Optimization Principles | 第57-59页 |
5.3 Schematic Design | 第59-69页 |
5.3.1 Input Matching | 第59-61页 |
5.3.2 Multigain Cascode Structure | 第61-62页 |
5.3.3 Differential Structure | 第62-63页 |
5.3.4 Inductive Source Degeneration | 第63-65页 |
5.3.5 Output Matching | 第65-67页 |
5.3.6 Biasing Structure | 第67页 |
5.3.7 Full Schematic Diagram | 第67-69页 |
5.4 Layout Design | 第69-70页 |
5.5 Post Simulation Results | 第70-77页 |
5.6 Summary | 第77-78页 |
Chapter 6 Conclusion & Future Work | 第78-80页 |
6.1 Conclusion | 第78页 |
6.2 Future Work | 第78-79页 |
6.3 Summary | 第79-80页 |
References | 第80-86页 |
Acknowledgement | 第86-87页 |
List of Publications | 第87页 |