多相滤波技术研究及在多信道接收机中的应用
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号说明 | 第10-11页 |
第一章 绪论 | 第11-17页 |
1.1 研究背景及意义 | 第11-13页 |
1.1.1 软件无线电系统 | 第11-12页 |
1.1.2 多信道接收机 | 第12-13页 |
1.1.3 多相滤波技术 | 第13页 |
1.2 多信道接收机的国内外研究现状 | 第13-15页 |
1.3 论文内容与结构安排 | 第15-17页 |
第二章 多信道接收机中的关键技术研究 | 第17-34页 |
2.1 信号速率变换理论基础 | 第18-29页 |
2.1.1 整数倍抽取 | 第18-20页 |
2.1.2 整数倍内插 | 第20-22页 |
2.1.3 常见抽取滤波器结构 | 第22-25页 |
2.1.4 多相抽取滤波结构 | 第25-28页 |
2.1.5 分数倍速率变换 | 第28-29页 |
2.2 信道化处理技术 | 第29-33页 |
2.2.1 低通滤波器组方式 | 第29-30页 |
2.2.2 多相滤波信道化器原理及推导 | 第30-32页 |
2.2.3 算法复杂度对比 | 第32-33页 |
2.3 本章小结 | 第33-34页 |
第三章 多信道接收机系统设计与仿真 | 第34-48页 |
3.1 系统整体设计 | 第34-35页 |
3.1.1 设计指标 | 第34页 |
3.1.2 系统组成结构 | 第34-35页 |
3.2 多相滤波信道化器结构的仿真 | 第35-43页 |
3.2.1 原型滤波器仿真 | 第36-38页 |
3.2.2 多相滤波分数倍抽取结构设计 | 第38-41页 |
3.2.3 整体结构仿真 | 第41-43页 |
3.3 信道数非2的整数次幂 | 第43-47页 |
3.3.1 WFTA算法原理 | 第43-44页 |
3.3.2 3/5点DFT结构 | 第44-47页 |
3.4 本章小结 | 第47-48页 |
第四章 超短波多信道接收机在FPGA中的实现 | 第48-65页 |
4.1 多相滤波信道化器的实现 | 第48-55页 |
4.1.1 在FPGA中的实现 | 第48-55页 |
4.1.2 FPGA资源消耗对比 | 第55页 |
4.2 非标准多相网络的实现 | 第55-59页 |
4.2.1 3点WFTA算法 | 第56-57页 |
4.2.2 5点WFTA算法 | 第57-59页 |
4.3 系统各组成结构的实现 | 第59-63页 |
4.3.1 AD采样电路的实现 | 第59-60页 |
4.3.2 正交下变频结构的实现 | 第60-61页 |
4.3.3 5路信道化器的实现 | 第61页 |
4.3.4 多相滤波分数倍抽取结构的实现 | 第61-63页 |
4.4 系统整体实现 | 第63-64页 |
4.5 本章小结 | 第64-65页 |
第五章 总结与展望 | 第65-68页 |
5.1 全文内容及工作总结 | 第65-66页 |
5.2 未来工作的展望 | 第66-68页 |
参考文献 | 第68-71页 |
致谢 | 第71-72页 |
攻读学位期间发表的学术论文目录 | 第72页 |