摘要 | 第12-14页 |
Abstract | 第14-16页 |
缩略语说明 | 第17-18页 |
第一章 绪论 | 第18-34页 |
1.1 研究背景 | 第18-23页 |
1.1.1 应用背景 | 第18-20页 |
1.1.2 连续相位调制技术的优势 | 第20-22页 |
1.1.3 连续相位调制通信系统的关键技术 | 第22-23页 |
1.2 相关技术研究 | 第23-29页 |
1.2.1 CPM通信系统的优化设计 | 第23-24页 |
1.2.2 CPM解调算法的简化 | 第24-25页 |
1.2.3 CPM同步技术的研究 | 第25页 |
1.2.4 CPM单载波频域均衡技术 | 第25-26页 |
1.2.5 先进的信道编码技术 | 第26-29页 |
1.3 本文的主要工作 | 第29-31页 |
1.3.1 主要研究内容 | 第29页 |
1.3.2 主要创新点 | 第29-31页 |
1.4 论文结构 | 第31-34页 |
第二章 TCM-CPM-LDPC通信系统模型 | 第34-44页 |
2.1 引言 | 第34页 |
2.2 TCM-CPM模型的构建 | 第34-38页 |
2.2.1 CPM信号的定义 | 第34-35页 |
2.2.2 CPM信号的倾斜相位表示 | 第35-36页 |
2.2.3 CPM与TCM的有效结合 | 第36-38页 |
2.3 LDPC码信道编码技术 | 第38-40页 |
2.3.1 LDPC码与Turbo码的比较 | 第38-39页 |
2.3.2 LDPC码的编码及表示 | 第39页 |
2.3.3 LDPC码的应用 | 第39-40页 |
2.4 TCM-CPM-LDPC串行级联通信系统 | 第40-43页 |
2.4.1 基于LDPC码的TCM-CPM串行级联系统 | 第40-41页 |
2.4.2 性能仿真及分析 | 第41-43页 |
2.5 本章小结 | 第43-44页 |
第三章 CPM信号频偏估计算法研究与实现 | 第44-68页 |
3.1 基于数据辅助的频偏估计方法 | 第44-45页 |
3.2 基于DFT的单频复正弦信号频率估计方法 | 第45-47页 |
3.2.1 相关研究 | 第45-46页 |
3.2.2 一种简化的频率估计算法 | 第46-47页 |
3.2.3 简化的频率估计算法性能仿真 | 第47页 |
3.3 基于CORDIC的低开销可配置FFT处理器结构 | 第47-60页 |
3.3.1 Radix-4/2 混合基FFT算法 | 第48页 |
3.3.2 基于CORDIC的FFT处理器设计与实现 | 第48-56页 |
3.3.3 FFT处理器实现结果 | 第56-60页 |
3.4 单频复正弦信号频率估计算法的VLSI实现 | 第60-67页 |
3.4.1 多模CORDIC算法及结构 | 第60-62页 |
3.4.2 频率估计算法的Radix-4 实现结构 | 第62-65页 |
3.4.3 频率估计算法实现结果 | 第65-67页 |
3.5 本章小结 | 第67-68页 |
第四章 滑窗式非相干CPM解调算法研究与实现 | 第68-88页 |
4.1 引言 | 第68-69页 |
4.2 Log-MAP算法中的max?操作及其改进实现 | 第69-73页 |
4.2.1 Log-MAP算法 | 第69-70页 |
4.2.2 改进的max?操作 | 第70-71页 |
4.2.3 实验结果 | 第71-73页 |
4.3 基于滑窗思想的CPM非相干解调算法研究 | 第73-80页 |
4.3.1 CPM解调算法中的分支度量计算 | 第73-75页 |
4.3.2 软判决CPM非相干解调算法 | 第75-76页 |
4.3.3 基于滑窗思想的CPM非相干解调算法 | 第76-77页 |
4.3.4 CPM解调算法仿真结果与讨论 | 第77-80页 |
4.4 滑窗式CPM非相干解调算法的VLSI实现 | 第80-86页 |
4.4.1 软判决非相干解调算法分析 | 第80-81页 |
4.4.2 滑窗式CPM非相干解调算法实现结构 | 第81-82页 |
4.4.3 分支度量计算单元设计 | 第82-83页 |
4.4.4 各存储体访存控制 | 第83-85页 |
4.4.5 滑窗式非相干解调算法实现结果 | 第85-86页 |
4.5 本章小结 | 第86-88页 |
第五章 准循环LDPC码编解码算法研究与实现 | 第88-112页 |
5.1 基于准循环双对角阵的LDPC码编码算法研究 | 第88-96页 |
5.1.1 准循环双对角LDPC码 | 第88-89页 |
5.1.2 准循环双对角LDPC码的编码算法研究 | 第89-92页 |
5.1.3 IEEE 802.11n LDPC编码器设计 | 第92-94页 |
5.1.4 LDPC编码器实现结果 | 第94-96页 |
5.2 LDPC码译码算法研究 | 第96-102页 |
5.2.1 BP译码算法 | 第96-97页 |
5.2.2 最小和算法 | 第97-98页 |
5.2.3 修正的最小和算法 | 第98-99页 |
5.2.4 LDPC码译码的消息传递机制 | 第99-100页 |
5.2.5 基于分层调度的最小和译码算法 | 第100-101页 |
5.2.6 LDPC译码算法仿真结果 | 第101-102页 |
5.3 准循环LDPC码译码器设计与实现 | 第102-110页 |
5.3.1 LDPC码译码器通用架构 | 第102-103页 |
5.3.2 基于分层调度最小和算法的QC-LDPC译码器实现结构 | 第103-104页 |
5.3.3 校验节点功能单元实现结构 | 第104-105页 |
5.3.4 变量节点和校验节点数据存储方式 | 第105-106页 |
5.3.5 (8176,7154) QC-LDPC译码器设计 | 第106-108页 |
5.3.6 IEEE 802.11n标准的QC-LDPC译码器设计 | 第108-109页 |
5.3.7 QC-LDPC码译码器实现结果 | 第109-110页 |
5.4 本章小结 | 第110-112页 |
第六章 基于FPGA的TCM-CPM-LDPC接收机原型 | 第112-118页 |
6.1 基于FPGA的TCM-CPM-LDPC系统接收机设计实现 | 第112-114页 |
6.2 TCM-CPM-LDPC系统性能测试与分析 | 第114-116页 |
6.2.1 多普勒频移对系统性能的影响 | 第114-115页 |
6.2.2 TCM-CPM-LDPC系统传输性能分析 | 第115-116页 |
6.3 本章小结 | 第116-118页 |
第七章 结束语 | 第118-122页 |
7.1 论文工作总结 | 第118-120页 |
7.2 课题研究展望 | 第120-122页 |
致谢 | 第122-124页 |
参考文献 | 第124-136页 |
作者在学期间取得的学术成果 | 第136-138页 |