摘要 | 第3-5页 |
ABSTRACT | 第5-6页 |
图目录 | 第10-11页 |
表目录 | 第11-13页 |
第1章 绪论 | 第13-17页 |
1.1 研究背景 | 第13页 |
1.2 研究现状 | 第13-15页 |
1.3 论文研究的目的和意义 | 第15-16页 |
1.4 论文的主要内容及组织结构 | 第16-17页 |
第2章 超高清 FRC 的设计与架构 | 第17-31页 |
2.1 超高清FRC的算法介绍 | 第17-23页 |
2.1.1 基于块搜索的运动估计 | 第17-19页 |
2.1.2 矢量后处理 | 第19-21页 |
2.1.3 运动补偿内插 | 第21页 |
2.1.4 场景分析机制 | 第21-23页 |
2.2 超高清 FRC 的硬件架构 | 第23-30页 |
2.2.1 超高清 FRC 系统的整体架构 | 第23-24页 |
2.2.2 超高清 FRC 的外存访问带宽需求分析及解决方案 | 第24-28页 |
2.2.3 超高清 FRC 的系统频率需求分析及解决方案 | 第28-30页 |
2.3 本章小结 | 第30-31页 |
第3章 超高清 FRC 中片上存储模块的设计 | 第31-63页 |
3.1 片上存储模块的整体架构 | 第31-34页 |
3.2 RAM 阵列 | 第34-40页 |
3.2.1 图像在 RAM 中的存储方法 | 第35-36页 |
3.2.2 读写需求分析及 RAM 阵列参数的确定 | 第36-38页 |
3.2.3 RAM 的寻址规则及容量 | 第38-39页 |
3.2.4 RAM 阵列的读写控制 | 第39-40页 |
3.3 数据更新控制模块 | 第40-49页 |
3.3.1 预载逻辑控制模块 | 第41-45页 |
3.3.2 数据片外存储格式 | 第45页 |
3.3.3 外存地址计算模块 | 第45-46页 |
3.3.4 AXI 总线控制模块 | 第46-47页 |
3.3.5 数据读写控制模块 | 第47-49页 |
3.4 访问请求控制模块 | 第49-60页 |
3.4.1 序列划分模块 | 第49-50页 |
3.4.2 坐标映射模块 | 第50-55页 |
3.4.3 图像边界限幅模块 | 第55-56页 |
3.4.4 搜索区坐标计算模块 | 第56-60页 |
3.4.5 片选和地址计算模块 | 第60页 |
3.5 数据对齐和滤波模块 | 第60-62页 |
3.5.1 数据对齐模块 | 第60-61页 |
3.5.2 亚像素处理模块 | 第61-62页 |
3.6 本章小结 | 第62-63页 |
第4章 超高清 FRC 片上存储模块的相关优化 | 第63-73页 |
4.1 时序和吞吐量优化 | 第63-68页 |
4.1.1 片上存储模块与控制与分析模块间握手的优化 | 第63-65页 |
4.1.2 片上存储模块与内插模块间握手的优化 | 第65-66页 |
4.1.3 片上存储模块内部流水线设计 | 第66-67页 |
4.1.4 优化效果分析 | 第67-68页 |
4.2 面积优化 | 第68-70页 |
4.2.1 基于统一存储方式的面积优化方法 | 第68-70页 |
4.2.2 优化效果分析 | 第70页 |
4.3 DDR SDRAM 访问策略优化 | 第70-71页 |
4.3.1 改进的 DDR SDRAM 访问策略 | 第70-71页 |
4.3.2 优化效果分析 | 第71页 |
4.4 本章小结 | 第71-73页 |
第5章 超高清 FRC 中片上存储模块的实现与验证 | 第73-85页 |
5.1 超高清 FRC 测试系统的构成 | 第73-74页 |
5.2 超高清 FRC 片上存储模块的模块级验证 | 第74-78页 |
5.2.1 模块级验证平台 | 第74-75页 |
5.2.2 模块级验证节点分布 | 第75-76页 |
5.2.3 模块级验证结果分析 | 第76-78页 |
5.3 超高清 FRC 片上存储模块的系统级验证 | 第78-83页 |
5.3.1 系统级验证平台 | 第78-80页 |
5.3.2 系统级验证节点分布 | 第80页 |
5.3.3 系统级验证结果分析 | 第80-83页 |
5.4 模块综合结果分析 | 第83-84页 |
5.5 本章小结 | 第84-85页 |
第6章 总结与展望 | 第85-87页 |
6.1 本文总结 | 第85页 |
6.2 展望 | 第85-87页 |
参考文献 | 第87-91页 |
附录:缩略语 | 第91-92页 |
致谢 | 第92-93页 |
攻读硕士学位期间已发表或录用的论文 | 第93-95页 |