摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-19页 |
1.1 课题背景及意义 | 第15-17页 |
1.2 BCH编解码简介 | 第17页 |
1.3 本文的主要内容和结构安排 | 第17-19页 |
第二章 BCH编解码的理论基础 | 第19-33页 |
2.1 有限域 | 第19-20页 |
2.2 循环码 | 第20-23页 |
2.3 最小码距与重量谱 | 第23-25页 |
2.4 BCH码编码的过程 | 第25-26页 |
2.5 BCH码译码的过程 | 第26-32页 |
2.5.1 伴随式的计算 | 第26-27页 |
2.5.2 从伴随多项式S(x)到差错位置多项式σ(x)的迭代算法 | 第27-31页 |
2.5.3 由 σ(x) 求差错位置数 | 第31-32页 |
2.6 本章小结 | 第32-33页 |
第三章 快速并行BCH编码器的设计 | 第33-41页 |
3.1 BCH码的参数设计 | 第33-34页 |
3.2 BCH编码器的实现原理 | 第34-36页 |
3.3 快速并行BCH编码器的设计 | 第36-39页 |
3.4 编码器接口描述 | 第39页 |
3.5 本章小结 | 第39-41页 |
第四章 快速并行BCH译码器的设计 | 第41-57页 |
4.1 有限域乘法器设计 | 第41-43页 |
4.2 固定因子乘法器的设计 | 第43-44页 |
4.3 伴随式模块设计 | 第44-46页 |
4.3.1 伴随式求解的经典算法 | 第44-46页 |
4.4 关键方程的求解过程 | 第46-52页 |
4.4.1 经典的含有求逆运算的BM算法 | 第46-49页 |
4.4.2 经典的无逆BM迭代算法 | 第49页 |
4.4.3 对无逆的BM迭代算法的改进 | 第49-52页 |
4.5 并行Chien搜索模块的设计 | 第52-53页 |
4.6 译码器控制器的描述 | 第53-56页 |
4.7 译码器的接口描述 | 第56页 |
4.8 本章小结 | 第56-57页 |
第五章 BCH编译码器的仿真与硬件实现 | 第57-71页 |
5.1 测试环境 | 第57-58页 |
5.2 BCH编码器测试结果与分析 | 第58-61页 |
5.3 BCH译码器测试结果与分析 | 第61-69页 |
5.3.1 伴随式接口描述 | 第61-63页 |
5.3.2 SIBM迭代模块测试 | 第63-64页 |
5.3.3 Chien 搜索模块测试 | 第64-65页 |
5.3.4 整个译码模块的测试 | 第65-66页 |
5.3.5 快速并行BCH编解码的硬件实现 | 第66-69页 |
5.4 本章小结 | 第69-71页 |
第六章 总结与展望 | 第71-73页 |
6.1 全文总结 | 第71-72页 |
6.2 研究展望 | 第72-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-77页 |
作者简介 | 第77-78页 |