首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--存贮器论文

并行BCH编解码的快速实现方法

摘要第5-6页
ABSTRACT第6-7页
符号对照表第11-12页
缩略语对照表第12-15页
第一章 绪论第15-19页
    1.1 课题背景及意义第15-17页
    1.2 BCH编解码简介第17页
    1.3 本文的主要内容和结构安排第17-19页
第二章 BCH编解码的理论基础第19-33页
    2.1 有限域第19-20页
    2.2 循环码第20-23页
    2.3 最小码距与重量谱第23-25页
    2.4 BCH码编码的过程第25-26页
    2.5 BCH码译码的过程第26-32页
        2.5.1 伴随式的计算第26-27页
        2.5.2 从伴随多项式S(x)到差错位置多项式σ(x)的迭代算法第27-31页
        2.5.3 由 σ(x) 求差错位置数第31-32页
    2.6 本章小结第32-33页
第三章 快速并行BCH编码器的设计第33-41页
    3.1 BCH码的参数设计第33-34页
    3.2 BCH编码器的实现原理第34-36页
    3.3 快速并行BCH编码器的设计第36-39页
    3.4 编码器接口描述第39页
    3.5 本章小结第39-41页
第四章 快速并行BCH译码器的设计第41-57页
    4.1 有限域乘法器设计第41-43页
    4.2 固定因子乘法器的设计第43-44页
    4.3 伴随式模块设计第44-46页
        4.3.1 伴随式求解的经典算法第44-46页
    4.4 关键方程的求解过程第46-52页
        4.4.1 经典的含有求逆运算的BM算法第46-49页
        4.4.2 经典的无逆BM迭代算法第49页
        4.4.3 对无逆的BM迭代算法的改进第49-52页
    4.5 并行Chien搜索模块的设计第52-53页
    4.6 译码器控制器的描述第53-56页
    4.7 译码器的接口描述第56页
    4.8 本章小结第56-57页
第五章 BCH编译码器的仿真与硬件实现第57-71页
    5.1 测试环境第57-58页
    5.2 BCH编码器测试结果与分析第58-61页
    5.3 BCH译码器测试结果与分析第61-69页
        5.3.1 伴随式接口描述第61-63页
        5.3.2 SIBM迭代模块测试第63-64页
        5.3.3 Chien 搜索模块测试第64-65页
        5.3.4 整个译码模块的测试第65-66页
        5.3.5 快速并行BCH编解码的硬件实现第66-69页
    5.4 本章小结第69-71页
第六章 总结与展望第71-73页
    6.1 全文总结第71-72页
    6.2 研究展望第72-73页
参考文献第73-75页
致谢第75-77页
作者简介第77-78页

论文共78页,点击 下载论文
上一篇:基于数据挖掘的大学生奖助贷信息系统的设计与实现
下一篇:基于多视图几何的三维扫描仪系统的关键技术与实现