摘要 | 第3-4页 |
Abstract | 第4-5页 |
第一章 绪论 | 第9-15页 |
1.1 引言 | 第9-10页 |
1.2 射频标签概述 | 第10-11页 |
1.3 声表面波射频标签 | 第11-13页 |
1.3.1 声表面波射频标签工作原理 | 第11-12页 |
1.3.2 声表面波射频标签的特点 | 第12-13页 |
1.4 国内外发展状况 | 第13页 |
1.5 本文的主要工作以及后续章节的安排 | 第13-15页 |
第二章 声表面波射频标签的编码原理 | 第15-21页 |
2.1 声表面波射频标签编码方式 | 第15-20页 |
2.1.1 幅度编码调制方式 | 第15-16页 |
2.1.2 相位编码调制方式 | 第16页 |
2.1.3 脉冲位置调制方式 | 第16-18页 |
2.1.4 改进的脉冲位置调制方式 | 第18-20页 |
2.2 PPM 解码算法 | 第20-21页 |
第三章 系统硬件设计 | 第21-33页 |
3.1 信号发射模块 | 第22-25页 |
3.2 信号接收模块 | 第25-27页 |
3.3 DSP 的硬件设计 | 第27-33页 |
3.3.1 主控芯片TM5320VC5509A | 第27-28页 |
3.3.2 5509A 的串口通讯电路 | 第28-30页 |
3.3.3 5509A 的USB 电路 | 第30-31页 |
3.3.4 5509A 的程序加载 | 第31-33页 |
第四章 CPLD 流程控制的设计 | 第33-45页 |
4.1 MAXII 器件和 Verilog 语言 | 第33-35页 |
4.2 基于Quartus II 的CPLD 开发流程 | 第35-36页 |
4.3 基于Verilog 的信号流控制的实现 | 第36-44页 |
4.3.1 AD 采样控制功能模块 | 第37-40页 |
4.3.2 数据到双口 RAM 的传输控制模块 | 第40-43页 |
4.3.3 CPLD 时钟的设计 | 第43-44页 |
4.4 端口征用问题 | 第44-45页 |
第五章 标签识别系统程序设计 | 第45-57页 |
5.1 DSP 程序设计 | 第45-48页 |
5.1.1 DSP 软件开发环境CCS | 第45页 |
5.1.2 USB 接口程序设计 | 第45-46页 |
5.1.3 DSP 程序流程 | 第46-48页 |
5.2 信号多径反射的影响 | 第48-50页 |
5.3 脉冲时延的确定算法 | 第50-53页 |
5.3.1 最大相关法 | 第50-51页 |
5.3.2 改进的最大相关法 | 第51-53页 |
5.4 最佳门限电平判决算法 | 第53-55页 |
5.5 PC 机客户端程序 | 第55-57页 |
第六章 总结与展望 | 第57-58页 |
参考文献 | 第58-60页 |
致谢 | 第60-61页 |
攻读硕士学位期间已发表或录用的论文 | 第61-64页 |
上海交通大学学位论文答辩决议书 | 第64页 |