L波段跳频通信接收机射频硬件单元设计与实现
摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-19页 |
1.1 课题背景及意义 | 第11-12页 |
1.2 国内外发展研究现状 | 第12-16页 |
1.2.1 L波段跳频通信 | 第12-14页 |
1.2.2 L波段射频前端 | 第14-16页 |
1.3 研究内容的提出 | 第16-18页 |
1.3.1 整体框架及相关技术指标 | 第16页 |
1.3.2 本文研究内容 | 第16-18页 |
1.4 论文章节安排 | 第18-19页 |
第2章 方案设计与论证 | 第19-41页 |
2.1 接收机基本结构 | 第19-22页 |
2.1.1 超外差接收机 | 第19-21页 |
2.1.2 零中频接收机 | 第21-22页 |
2.1.3 数字中频接收机 | 第22页 |
2.2 接收机相关技术指标 | 第22-24页 |
2.2.1 接收机动态范围 | 第23页 |
2.2.2 接收机灵敏度 | 第23-24页 |
2.2.3 噪声系数 | 第24页 |
2.3 阻抗匹配 | 第24-30页 |
2.3.1 阻抗匹配的意义 | 第25-26页 |
2.3.2 常用的阻抗匹配方法 | 第26-30页 |
2.4 实现方案 | 第30-33页 |
2.4.1 技术指标要求 | 第30页 |
2.4.2 现有方案 | 第30-31页 |
2.4.3 方案选取及分析 | 第31-33页 |
2.5 方案仿真论证 | 第33-40页 |
2.5.1 系统预算相关技术指标 | 第33-34页 |
2.5.2 中频通道及本振性能影响仿真 | 第34-36页 |
2.5.3 系统基本预算仿真 | 第36-37页 |
2.5.4 信号功率扫描分析 | 第37-39页 |
2.5.5 信号频率扫描分析 | 第39-40页 |
2.6 本章小结 | 第40-41页 |
第3章 单元模块设计与实现 | 第41-70页 |
3.1 硬件驱动控制架构 | 第41-42页 |
3.2 宽动态范围信号检测与处理单元 | 第42-52页 |
3.2.1 实现方案 | 第42-43页 |
3.2.2 硬件电路设计与实现 | 第43-45页 |
3.2.3 基于Verilog的程序驱动 | 第45-52页 |
3.3 高跳速振荡器单元 | 第52-58页 |
3.3.1 锁相环 | 第52-53页 |
3.3.2 实现方案 | 第53-54页 |
3.3.3 硬件电路设计与实现 | 第54-56页 |
3.3.4 基于Verilog的程序驱动 | 第56-58页 |
3.4 中频处理单元 | 第58-63页 |
3.4.1 中频的选取 | 第59页 |
3.4.2 中频AGC设计与实现 | 第59-60页 |
3.4.3 中频滤波器设计与实现 | 第60-63页 |
3.5 接收机滤波器单元 | 第63-69页 |
3.6 本章小结 | 第69-70页 |
第4章 调试与性能测试 | 第70-82页 |
4.1 测试环境及方法 | 第70-71页 |
4.2 驱动软件时序测试 | 第71-75页 |
4.3 单元模块调试与测试 | 第75-81页 |
4.3.1 宽动态范围信号检测与处理单元 | 第75-78页 |
4.3.2 高跳速振荡器单元 | 第78-80页 |
4.3.3 中频滤波器 | 第80-81页 |
4.4 本章小结 | 第81-82页 |
结论 | 第82-84页 |
参考文献 | 第84-89页 |
在攻读硕士学位期间取得的成果 | 第89-90页 |
致谢 | 第90页 |