14位超高速CMOS数模转换器研究
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第10-11页 |
缩略语对照表 | 第11-14页 |
第一章 绪论 | 第14-18页 |
1.1 论文背景和研究目的 | 第14-15页 |
1.2 国内外研究现状 | 第15-16页 |
1.3 论文的主体工作 | 第16-18页 |
第二章 DAC的基本工作原理和常见结构 | 第18-28页 |
2.1 DAC的基本工作原理 | 第18页 |
2.2 DAC的特性参数 | 第18-22页 |
2.2.1 静态参数 | 第18-20页 |
2.2.2 动态参数 | 第20-22页 |
2.3 DAC的分类和常见结构 | 第22-25页 |
2.3.1 电压按比例缩放DAC | 第22-23页 |
2.3.2 电荷按比例缩放DAC | 第23页 |
2.3.3 电流按比例缩放DAC | 第23-25页 |
2.4 本文DAC的结构选择 | 第25-26页 |
2.5 本章小结 | 第26-28页 |
第三章 DAC的总体结构及模块设计 | 第28-52页 |
3.1 DAC的总体结构 | 第28-29页 |
3.2 DAC的关键电路设计 | 第29-50页 |
3.2.1 多通道内插技术 | 第29-30页 |
3.2.2 DEM译码电路的设计 | 第30-35页 |
3.2.3 高交叉点四相开关电路的设计 | 第35-38页 |
3.2.4 单位电流源的设计 | 第38-46页 |
3.2.5 基准电流的设计 | 第46-50页 |
3.3 本章小结 | 第50-52页 |
第四章 模块电路的仿真和版图设计 | 第52-62页 |
4.1 DEM译码电路的仿真与版图 | 第52-54页 |
4.1.1 DEM译码电路的仿真 | 第52-53页 |
4.1.2 DEM译码电路的版图 | 第53-54页 |
4.2 高交叉点四相开关电路的仿真与版图 | 第54-55页 |
4.2.1 高交叉点四相开关电路的仿真 | 第54-55页 |
4.2.2 高交叉点四相开关电路的版图 | 第55页 |
4.3 单位电流源的仿真与版图 | 第55-57页 |
4.3.1 单位电流源的仿真 | 第55页 |
4.3.2 单位电流源的版图 | 第55-57页 |
4.4 基准电流的仿真与版图 | 第57-59页 |
4.4.1 基准电流的仿真 | 第57-58页 |
4.4.2 基准电流的版图 | 第58-59页 |
4.5 本章小结 | 第59-62页 |
第五章 整体电路的仿真和版图布局 | 第62-70页 |
5.1 整体电路的仿真 | 第62-67页 |
5.1.1 基本功能仿真 | 第63-64页 |
5.1.2 单调性仿真 | 第64页 |
5.1.3 无杂波动态范围(SFDR)仿真 | 第64-66页 |
5.1.4 系统建立时间的仿真 | 第66-67页 |
5.1.5 功耗仿真 | 第67页 |
5.2 整体电路的版图布局 | 第67-68页 |
5.3 本章小结 | 第68-70页 |
第六章 总结与展望 | 第70-72页 |
参考文献 | 第72-76页 |
致谢 | 第76-78页 |
作者简介 | 第78-80页 |
附录A 参数C与INL良率函数关系表 | 第80-81页 |