多态阵列处理器的并行计算研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第1章 绪论 | 第7-11页 |
| ·研究背景 | 第7-8页 |
| ·阵列处理器并行计算研究现状及遇到的挑战 | 第8-9页 |
| ·研究的目的和意义 | 第9页 |
| ·论文的主要内容与组织结构 | 第9-11页 |
| 第2章 并行计算相关技术 | 第11-27页 |
| ·处理器架构中的并行计算相关技术 | 第11-19页 |
| ·超标量 | 第11-12页 |
| ·同时多线程 | 第12-13页 |
| ·单指令多数据流 | 第13-14页 |
| ·超长指令字 | 第14页 |
| ·单指令多线程 | 第14-17页 |
| ·多指令多数据 | 第17-19页 |
| ·阵列机与阵列处理器 | 第19-25页 |
| ·RAW架构处理器 | 第19-20页 |
| ·Imagine流处理器 | 第20-22页 |
| ·基于EDGE架构的TRIPS处理器 | 第22-23页 |
| ·Kepler架构 | 第23-25页 |
| ·总结 | 第25页 |
| ·本章小结 | 第25-27页 |
| 第3章 PAAG多态阵列处理器模型 | 第27-37页 |
| ·PAAG簇架构 | 第27-28页 |
| ·PAAG组件 | 第28-31页 |
| ·PAAG中的PE结构 | 第28-30页 |
| ·PAAG列控制器 | 第30页 |
| ·PAAG行控制器 | 第30页 |
| ·PAAG簇控制器 | 第30-31页 |
| ·PAAG内部通信机制 | 第31-32页 |
| ·PAAG仿真平台设计与实现 | 第32-36页 |
| ·PAAG仿真平台架构设计 | 第32-34页 |
| ·PAAG PE仿真实现 | 第34页 |
| ·PAAG PE控制单元 | 第34-35页 |
| ·PAAG子簇行控制器设计 | 第35-36页 |
| ·PAAG仿真平台SIMD实现 | 第36页 |
| ·PAAG路由器设计 | 第36页 |
| ·本章小结 | 第36-37页 |
| 第4章 PAAG多态阵列处理器并行计算研究 | 第37-53页 |
| ·PAAG并行计算特性 | 第37-38页 |
| ·图像处理中的并行计算研究 | 第38-49页 |
| ·点算法 | 第38-41页 |
| ·滤波器 | 第41-44页 |
| ·双线性插值 | 第44-45页 |
| ·图像比较 | 第45-47页 |
| ·运动估计 | 第47-49页 |
| ·性能分析 | 第49-50页 |
| ·实验结果 | 第50-52页 |
| ·本章小结 | 第52-53页 |
| 第5章 结论与展望 | 第53-55页 |
| ·结论 | 第53页 |
| ·展望 | 第53-55页 |
| 参考文献 | 第55-59页 |
| 攻读学位期间取得的研究成果 | 第59-61页 |
| 致谢 | 第61-62页 |