高帧频CMOS相机数据存储与显示技术研究
| 摘要 | 第1-4页 |
| Abstract | 第4-8页 |
| 1 绪论 | 第8-12页 |
| ·课题背景及意义 | 第8页 |
| ·国内外研究现状 | 第8-10页 |
| ·国外研究现状 | 第8-9页 |
| ·国内研究现状 | 第9-10页 |
| ·研究内容及章节安排 | 第10-11页 |
| ·研究内容 | 第10页 |
| ·章节安排 | 第10-11页 |
| ·本章小结 | 第11-12页 |
| 2 高帧频相机系统总体方案设计 | 第12-22页 |
| ·高帧频相机系统技术指标 | 第12页 |
| ·高帧频相机系统架构 | 第12-13页 |
| ·高帧频相机系统总体方案 | 第13-20页 |
| ·图像传感器 | 第13-15页 |
| ·相机系统核心控制 | 第15-17页 |
| ·图像显示 | 第17-19页 |
| ·图像数据存储 | 第19-20页 |
| ·高帧频相机系统总体方案 | 第20-21页 |
| ·本章小结 | 第21-22页 |
| 3 高帧频CMOS相机系统硬件设计及PCB实现 | 第22-40页 |
| ·高帧频相机系统图像采集系统电路设计 | 第22-28页 |
| ·图像采集系统接口电路设计 | 第22-24页 |
| ·FPGA外围电路设计 | 第24-28页 |
| ·相机显示电路设计 | 第28-30页 |
| ·相机远程控制系统设计 | 第30-32页 |
| ·相机存储电路设计 | 第32-37页 |
| ·数据缓存单元设计 | 第32-36页 |
| ·数据存储单元设计 | 第36-37页 |
| ·相机系统的PCB实现 | 第37-39页 |
| ·本章小结 | 第39-40页 |
| 4 基于FPGA的逻辑电路设计 | 第40-56页 |
| ·Quartus Ⅱ软件介绍 | 第40页 |
| ·图像采集逻辑电路设计 | 第40-46页 |
| ·图像采集逻辑电路整体结构 | 第40-44页 |
| ·片内双端口RAM存储块设计 | 第44-46页 |
| ·图像显示逻辑电路设计 | 第46-50页 |
| ·VGA控制时序设计 | 第47-50页 |
| ·图像生成模块设计 | 第50页 |
| ·数据存储逻辑电路设计 | 第50-55页 |
| ·本章小结 | 第55-56页 |
| 5 系统测试及结果分析 | 第56-62页 |
| ·相机系统调试及测试 | 第56-60页 |
| ·相机电源模块 | 第56-57页 |
| ·FPGA最小系统 | 第57页 |
| ·远程配置模块 | 第57-58页 |
| ·VGA接口电路 | 第58页 |
| ·图像采集系统级联测试 | 第58-60页 |
| ·典型问题分析 | 第60-61页 |
| ·测试结果分析 | 第61页 |
| ·本章小结 | 第61-62页 |
| 6 结论与展望 | 第62-64页 |
| ·结论 | 第62页 |
| ·展望 | 第62-64页 |
| 参考文献 | 第64-67页 |
| 攻读硕士学位期间发表的论文 | 第67-68页 |
| 致谢 | 第68-70页 |