| 摘要 | 第1-7页 |
| ABSTRACT | 第7-9页 |
| 目录 | 第9-12页 |
| 表格 | 第12-13页 |
| 插图 | 第13-15页 |
| 第一章 绪论 | 第15-23页 |
| ·引言 | 第15-16页 |
| ·模拟电路演化模型概述 | 第16-20页 |
| ·模拟电路自动化设计平台概述 | 第20-21页 |
| ·本文工作 | 第21-23页 |
| 第二章 网表级模拟电路演化模型研究 | 第23-41页 |
| ·引言 | 第23-24页 |
| ·电路网表文件 | 第24-25页 |
| ·连接点集合指导的网表编码产生策略 | 第25-27页 |
| ·连接点集合的产生 | 第25页 |
| ·电路拓扑的产生 | 第25-26页 |
| ·连接点检查机制 | 第26-27页 |
| ·遗传操作 | 第27-30页 |
| ·变异算子 | 第28-29页 |
| ·不同变异算子相结合对演化过程的影响 | 第29-30页 |
| ·基于图论的结构的度量 | 第30-31页 |
| ·实验与分析 | 第31-39页 |
| ·实验结果 | 第32-37页 |
| ·实验分析 | 第37-39页 |
| ·本章小结 | 第39-41页 |
| 第三章 基于机器学习的模拟电路容错设计方法研究 | 第41-59页 |
| ·引言 | 第41-42页 |
| ·问题分析 | 第42-44页 |
| ·数据收集 | 第42-43页 |
| ·机器学习算法选择 | 第43-44页 |
| ·特征提取 | 第44-48页 |
| ·聚类系数 | 第44-45页 |
| ·度的均方差 | 第45-46页 |
| ·路径长度的均方差与边数 | 第46-47页 |
| ·分类类别标签 | 第47-48页 |
| ·分类算法 | 第48-51页 |
| ·基于Logistic回归的分类方法 | 第48-50页 |
| ·基于支持向量机的分类方法 | 第50-51页 |
| ·实验与结果分析 | 第51-57页 |
| ·分类实验 | 第52-55页 |
| ·实验设计 | 第53页 |
| ·实验结果与实验分析 | 第53-55页 |
| ·模拟电路演化容错设计实验设计和实验结果 | 第55-57页 |
| ·实验设计 | 第55-56页 |
| ·实验结果与实验分析 | 第56-57页 |
| ·本章小结 | 第57-59页 |
| 第四章 基于Cadence DFⅡ环境的模拟电路演化平台研究 | 第59-77页 |
| ·引言 | 第59-60页 |
| ·Cadence DFⅡ环境简述 | 第60-64页 |
| ·Cadence DFⅡ用户接口 | 第60-62页 |
| ·SKILL语言简介 | 第62-63页 |
| ·算数表达式和控制结构 | 第62页 |
| ·算数表达式和控制结构目录和输入/输出 | 第62-63页 |
| ·OCEAN脚本简介 | 第63-64页 |
| ·基于Cadence DFⅡ环境演化设计平台的关键问题 | 第64-66页 |
| ·Cadence DFⅡ环境中模拟电路设计的思考 | 第64-65页 |
| ·实现Cadence DFⅡ环境中模拟电路演化设计的关键问题 | 第65-66页 |
| ·电路网表文件 | 第65-66页 |
| ·网表文件路径 | 第66页 |
| ·输出仿真结果 | 第66页 |
| ·基于Cadence DFⅡ环境的模拟电路演化设计平台的实现 | 第66-69页 |
| ·网表文件产生 | 第67页 |
| ·文件路径 | 第67-68页 |
| ·实验结果输出 | 第68-69页 |
| ·实验设计 | 第69页 |
| ·实验与实验分析 | 第69-76页 |
| ·无源滤波器参数优化 | 第70-71页 |
| ·无源滤波器的演化设计 | 第71-73页 |
| ·有源滤波器的演化设计 | 第73-76页 |
| ·本章小结 | 第76-77页 |
| 第五章 总结与展望 | 第77-79页 |
| ·工作总结 | 第77-78页 |
| ·工作展望 | 第78-79页 |
| 参考文献 | 第79-83页 |
| 致谢 | 第83-85页 |
| 在读期间发表的学术论文与参与的科研项目 | 第85页 |