嵌入式系统中低功耗可重构Cache的研究与设计
| 摘要 | 第1-6页 |
| Abstract | 第6-10页 |
| 插图索引 | 第10-11页 |
| 附表索引 | 第11-12页 |
| 第1章 绪论 | 第12-15页 |
| ·研究背景及意义 | 第12-13页 |
| ·论文的主要内容 | 第13页 |
| ·论文的结构 | 第13-15页 |
| 第2章 低功耗 Cache 的相关研究 | 第15-29页 |
| ·引言 | 第15页 |
| ·嵌入式系统中功耗设计技术 | 第15-17页 |
| ·系统功耗模型 | 第16页 |
| ·低功耗设计技术 | 第16-17页 |
| ·嵌入式系统中 Cache 的基本知识 | 第17-21页 |
| ·Cache 的基本原理 | 第17-20页 |
| ·嵌入式系统中 Cache 的特点 | 第20-21页 |
| ·嵌入式系统中 Cache 的功耗 | 第21页 |
| ·嵌入式系统中低功耗 Cache 的研究现状 | 第21-28页 |
| ·基于预测的 Cache 的设计方法 | 第21-22页 |
| ·基于模块划分的 Cache 的设计方法 | 第22-23页 |
| ·基于辅助 Cache 的设计方法 | 第23-25页 |
| ·基于 tag 位比较的 Cache 设计方法 | 第25-26页 |
| ·基于动态可重构 Cache 设计方法 | 第26-27页 |
| ·其他 Cache 设计方法 | 第27-28页 |
| ·小结 | 第28-29页 |
| 第3章 仿真环境与测试程序 | 第29-36页 |
| ·引言 | 第29页 |
| ·Sim_Panalyzer 的介绍 | 第29-32页 |
| ·Sim_Panalyzer 的功能 | 第30页 |
| ·Sim_Panalyzer 的流程 | 第30-32页 |
| ·测试程序集的选用 | 第32-33页 |
| ·模拟器的修改 | 第33-35页 |
| ·Cache 的修改 | 第33-34页 |
| ·功耗模型的修改 | 第34-35页 |
| ·小结 | 第35-36页 |
| 第4章 基于分支指令频率的动态可重构 Cache | 第36-48页 |
| ·引言 | 第36页 |
| ·BRDRC 算法方案 | 第36-39页 |
| ·程序段的监测机制 | 第36-37页 |
| ·BRDRC 算法的动态配置策略 | 第37-39页 |
| ·实验结果和分析 | 第39-47页 |
| ·参数分析 | 第39-40页 |
| ·阀值分析 | 第40-44页 |
| ·功耗和 CPI 分析 | 第44-46页 |
| ·硬件开销分析 | 第46-47页 |
| ·小结 | 第47-48页 |
| 第5章 基于指令时间数的动态可重构 Cache | 第48-59页 |
| ·引言 | 第48页 |
| ·指令时间数策略的提出 | 第48-49页 |
| ·IC-DRC 算法方案 | 第49-52页 |
| ·IC-DRC 算法的基本思想 | 第49-50页 |
| ·IC-DRC 算法的可重构状态机 | 第50-52页 |
| ·实验结果和分析 | 第52-58页 |
| ·参数分析 | 第52-54页 |
| ·阀值分析 | 第54-56页 |
| ·功耗和 CPI 分析 | 第56-57页 |
| ·硬件开销分析 | 第57-58页 |
| ·本章总结 | 第58-59页 |
| 结论 | 第59-61页 |
| 参考文献 | 第61-67页 |
| 致谢 | 第67-68页 |
| 附录 A 攻读硕士学位期间发表论文目录 | 第68页 |