基于FPGA列车通信网络设备的研究
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-10页 |
1 绪论 | 第10-16页 |
·课题研究的背景 | 第10页 |
·国内外研究现状 | 第10-13页 |
·存在的问题 | 第13-14页 |
·课题研究的内容 | 第14-16页 |
2 基于FPGA跨时钟域信号传输的研究 | 第16-26页 |
·MVB通信中的亚稳态现象及分析 | 第16-20页 |
·MVB通信中的亚稳态现象 | 第16-18页 |
·减少亚稳态出现的分析 | 第18-19页 |
·减少亚稳态出现的措施 | 第19-20页 |
·复位设计中的亚稳态现象及分析 | 第20-26页 |
·逻辑设计中的同步复位和异步复位 | 第20-22页 |
·异步复位设计中的亚稳态现象与影响 | 第22-23页 |
·异步复位中亚稳态的评估 | 第23页 |
·减少异步复位中亚稳态的措施 | 第23-26页 |
3 MVB通信中同步的分析和实现 | 第26-44页 |
·帧同步 | 第26-32页 |
·帧同步原理 | 第26-27页 |
·帧同步模块设计 | 第27-29页 |
·帧同步模块仿真和分析 | 第29-32页 |
·位同步 | 第32-44页 |
·位同步的实现方案 | 第32-37页 |
·位同步模块设计 | 第37-40页 |
·位同步模块的仿真和分析 | 第40-44页 |
4 MVB通信中数据译码的实现 | 第44-60页 |
·曼彻斯特码解码方案的比较 | 第44-49页 |
·单点采样法 | 第45-46页 |
·多点采样法 | 第46-47页 |
·结合位同步的多点采样法 | 第47-49页 |
·帧数据译码的实现 | 第49-52页 |
·分界符数据译码的实现 | 第49-51页 |
·帧有效数据译码的实现 | 第51-52页 |
·帧数据译码的仿真和分析 | 第52-57页 |
·分界符译码的仿真和分析 | 第52-56页 |
·帧有效数据译码的仿真和分析 | 第56-57页 |
·综合仿真和验证 | 第57-60页 |
·综合仿真 | 第57-58页 |
·验证 | 第58-60页 |
5 结论与展望 | 第60-62页 |
参考文献 | 第62-64页 |
作者简历 | 第64-68页 |
学位论文数据集 | 第68页 |