“北斗”导航接收机基带处理系统的研究
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-11页 |
第一章 绪论 | 第11-17页 |
·选题背景和意义 | 第11-12页 |
·嵌入式系统概述 | 第12-14页 |
·嵌入式系统的定义 | 第12页 |
·嵌入式系统的分类 | 第12-13页 |
·嵌入式系统的发展趋势 | 第13页 |
·ARM处理器简介 | 第13-14页 |
·可编程逻辑器件的使用现状 | 第14-16页 |
·大规模集成电路技术 | 第14-15页 |
·硬件描述语言与 EDA工具 | 第15-16页 |
·论文主要研究内容 | 第16-17页 |
第二章 可编程逻辑器件的使用 | 第17-26页 |
·FPGA简介 | 第17-19页 |
·逻辑单元与逻辑阵列 | 第17页 |
·时钟资源 | 第17-19页 |
·FPGA的开发 | 第19-20页 |
·开发流程 | 第19-20页 |
·FPGA开发工具 | 第20页 |
·FPGA芯片的配置 | 第20-24页 |
·JTAG模式 | 第20页 |
·主(被)动串行模式 | 第20-21页 |
·并行模式 | 第21-24页 |
·NIOS II处理器结构 | 第24-25页 |
·本章小结 | 第25-26页 |
第三章 接收机的硬件设计 | 第26-39页 |
·整体设计 | 第26-27页 |
·A/D转换摸块设计 | 第27页 |
·ARM处理器 | 第27-31页 |
·LPC2210概述 | 第27-30页 |
·系统地址空间分配 | 第30-31页 |
·时钟模块 | 第31-32页 |
·ARM时钟电路 | 第31-32页 |
·时钟管理模块 | 第32页 |
·电源模块 | 第32-33页 |
·复位模块 | 第33-34页 |
·存储器模块 | 第34-35页 |
·基带处理卡 PCB设计 | 第35-38页 |
·基带处理卡 PCB概述 | 第35-36页 |
·PCB布局布线 | 第36-37页 |
·电源、地线的处理 | 第37页 |
·PCB高速数字电路设计 | 第37-38页 |
·本章小结 | 第38-39页 |
第四章 系统软件设计与实现 | 第39-54页 |
·Bootloader | 第39-42页 |
·Bootloader介绍 | 第39页 |
·BootLoader设计 | 第39-42页 |
·BootLoader加载 | 第42页 |
·μC/OS-II在 LPC2210上的移植 | 第42-44页 |
·μC/OS-II简介 | 第42-43页 |
·μC/OS-II的文件体系 | 第43页 |
·μC/OS-II在 ARM处理器上的移植的实现 | 第43-44页 |
·ARM接口程序 | 第44-46页 |
·串口通信 | 第44-45页 |
·ARM中断 | 第45-46页 |
·在 FPGA定制 ARM接口 | 第46-49页 |
·寄存器定制 | 第46-47页 |
·顶层模块组成 | 第47-48页 |
·FPGA接口读写 | 第48-49页 |
·显示屏设计 | 第49-51页 |
·寄存器说明 | 第49页 |
·显示屏程序说明 | 第49-50页 |
·RAM在 FPGA中的实现 | 第50-51页 |
·软件调试 | 第51-52页 |
·ADS介绍 | 第51-52页 |
·ARMulator介绍 | 第52页 |
·本章小结 | 第52-54页 |
第五章 智能卡的研究与实现 | 第54-64页 |
·IC卡的简介 | 第54-55页 |
·卡内操作系统 COS | 第54页 |
·智能卡芯片的逻辑结构 | 第54-55页 |
·IC卡的传输协议 | 第55-57页 |
·IC卡复位 | 第55-56页 |
·字符的物理传送 | 第56页 |
·复位应答 | 第56-57页 |
·COS的工作流程 | 第57-60页 |
·主守护流程 | 第57-58页 |
·数据IO流程 | 第58-59页 |
·命令处理流程 | 第59-60页 |
·IC卡通信模块在 FPGA内的实现 | 第60-63页 |
·串口接收模块 | 第60-61页 |
·串口发送模块 | 第61页 |
·FIFO的 FPGA实现 | 第61-62页 |
·整体设计与调试 | 第62-63页 |
·本章小结 | 第63-64页 |
第六章 总结展望 | 第64-65页 |
参考文献 | 第65-68页 |
攻读硕士学位期间发表的论文 | 第68页 |