低相噪Ka波段射频收发前端研制
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第一章 引言 | 第10-15页 |
| ·本课题的研究背景 | 第10-11页 |
| ·相参雷达简介 | 第10-11页 |
| ·射频前端在雷达系统中的意义 | 第11页 |
| ·频率合成技术的应用及发展状况 | 第11-13页 |
| ·本文的内容安排 | 第13-15页 |
| 第二章 射频前端的结构及其频综器参数分析 | 第15-41页 |
| ·射频前端总体结构介绍 | 第15-16页 |
| ·噪声分析的必要性 | 第16页 |
| ·相位噪声分析 | 第16-19页 |
| ·相位噪声的数学分析 | 第16-18页 |
| ·相位噪声的性质 | 第18-19页 |
| ·杂散分析 | 第19-20页 |
| ·锁相环(PLL)特性分析 | 第20-33页 |
| ·鉴相器(PD) | 第20-21页 |
| ·环路滤波器(LF) | 第21-23页 |
| ·压控振荡器(VCO) | 第23-25页 |
| ·锁相环路的相位模型和基本方程 | 第25-28页 |
| ·环路的稳定性 | 第28-30页 |
| ·环路的相位噪声 | 第30-32页 |
| ·PLL 的杂散性能分析 | 第32-33页 |
| ·直接数字频率合成(DDS)性能分析 | 第33-38页 |
| ·DDS 的基本原理 | 第33-34页 |
| ·DDS 的主要特点 | 第34-36页 |
| ·DDS 的杂散性能分析 | 第36-38页 |
| ·分频器分析 | 第38页 |
| ·变频器(混频器)分析 | 第38-41页 |
| ·变频器的技术指标 | 第38-39页 |
| ·变频器的杂散分析 | 第39-41页 |
| 第三章 频率合成器的典型方案研究 | 第41-54页 |
| ·非相干频率合成 | 第41-43页 |
| ·直接相干合成 | 第43-46页 |
| ·强制合成法 | 第44页 |
| ·谐波法 | 第44-46页 |
| ·混频法 | 第46页 |
| ·间接相干合成 | 第46-48页 |
| ·整数分频锁相环频率合成 | 第46-47页 |
| ·分数分频锁相环 | 第47-48页 |
| ·混合式频率合成 | 第48-53页 |
| ·PLL+倍频合成方式 | 第48-49页 |
| ·PLL+混频合成方式 | 第49-50页 |
| ·PLL+DDS 合成方式 | 第50-53页 |
| ·电磁兼容方面的考虑 | 第53-54页 |
| 第四章 系统设计 | 第54-74页 |
| ·项目背景 | 第54页 |
| ·系统主要指标要求 | 第54-55页 |
| ·系统方案设计 | 第55-60页 |
| ·具体单元电路设计与器件的选择 | 第60-70页 |
| ·线性调频(LFM)信号的产生 | 第60-62页 |
| ·五倍频的实现 | 第62-63页 |
| ·S/C 波段锁相本振源的实现 | 第63-68页 |
| ·9.*GHz 点频的实现 | 第68-69页 |
| ·电源的设计 | 第69-70页 |
| ·控制电路的设计 | 第70-71页 |
| ·PCB 设计 | 第71-74页 |
| 第五章 测试结果分析和总结 | 第74-84页 |
| ·系统联调 | 第74-75页 |
| ·LFM 信号测试结果 | 第75-76页 |
| ·五倍频单元测试结果 | 第76-77页 |
| ·C 源信号测试结果 | 第77-81页 |
| ·9.*GHz 点频测试结果 | 第81-83页 |
| ·项目总结 | 第83-84页 |
| 结论 | 第84-85页 |
| 致谢 | 第85-86页 |
| 参考文献 | 第86-88页 |
| 攻硕期间取得的研究成果 | 第88-89页 |