| 摘要 | 第1-5页 |
| Abstract | 第5-9页 |
| 1 绪论 | 第9-16页 |
| ·课题背景 | 第9页 |
| ·课题要求及实现方案 | 第9-10页 |
| ·课题中的关键技术 | 第10-15页 |
| ·数字机顶盒主要技术 | 第10-12页 |
| ·数字机顶盒嵌入式CPU 的选择 | 第12-15页 |
| ·本文主要内容和工作 | 第15-16页 |
| 2 LEON2 结构及功能模块 | 第16-43页 |
| ·LEON2 内部结构 | 第16页 |
| ·LEON 整数单元 | 第16-19页 |
| ·概述 | 第16-17页 |
| ·流水线指令 | 第17-18页 |
| ·乘法指令 | 第18页 |
| ·乘法和累加指令 | 第18-19页 |
| ·除法指令 | 第19页 |
| ·处理器重启操作 | 第19页 |
| ·缓存子系统 | 第19-24页 |
| ·概述 | 第19-20页 |
| ·指令缓存 | 第20-21页 |
| ·数据缓存 | 第21页 |
| ·缓存刷新 | 第21页 |
| ·诊断的缓存访问 | 第21-22页 |
| ·Cache line 锁定 | 第22页 |
| ·局部随机存储器 | 第22-23页 |
| ·缓存控制寄存器 | 第23-24页 |
| ·存储器管理单元 | 第24-26页 |
| ·ASI 地址映射表 | 第24-25页 |
| ·缓存 | 第25页 |
| ·MMU 寄存器 | 第25页 |
| ·旁路转换缓冲(TLB) | 第25-26页 |
| ·AMBH 片上总线 | 第26-27页 |
| ·概述 | 第26页 |
| ·AHB 总线 | 第26页 |
| ·APB 总线 | 第26-27页 |
| ·由处理器产生的AHB 数据传输 | 第27页 |
| ·片上外设 | 第27-38页 |
| ·片上寄存器 | 第27-28页 |
| ·中断控制器 | 第28-29页 |
| ·二级中断控制器 | 第29-31页 |
| ·定时器单元 | 第31-32页 |
| ·UARTs | 第32-34页 |
| ·并行I/O 接口 | 第34-36页 |
| ·LEON 配置寄存器 | 第36-37页 |
| ·低功耗 | 第37页 |
| ·AHB 状态寄存器 | 第37-38页 |
| ·AHB ram | 第38页 |
| ·PCI 接口 | 第38-39页 |
| ·以太网接口 | 第39页 |
| ·硬件调试支持 | 第39-43页 |
| ·概述 | 第39-40页 |
| ·调试支持单元 | 第40-41页 |
| ·DSU 通信连接 | 第41-43页 |
| 3 LEON2 配置 | 第43-47页 |
| ·解压LEON2 源文件 | 第43页 |
| ·配置LEON2 | 第43-47页 |
| ·使用图形工具配置 | 第43-45页 |
| ·修改源文件参数配置 | 第45-47页 |
| 4 测试 | 第47-49页 |
| 5 LEON2 引脚介绍 | 第49-55页 |
| ·引脚分类 | 第49-51页 |
| ·引脚描述 | 第51-55页 |
| 6 建立LEON2 的SOC 平台 | 第55-59页 |
| ·在FPGA 开发板上建立LEON2 的SOC 原型平台 | 第55-57页 |
| ·软硬件设计 | 第57-59页 |
| 结束语 | 第59-60页 |
| 致谢 | 第60-61页 |
| 参考文献 | 第61-63页 |