H.264及AVS解码中帧内预测的硬件设计和ASIC实现
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-13页 |
·概述 | 第8-10页 |
·视频压缩的来源 | 第8页 |
·H.264 视频标准发展及现状 | 第8-9页 |
·AVS 视频标准发展及现状 | 第9-10页 |
·课题的研究目标和意义 | 第10-11页 |
·本研究课题的确立 | 第10页 |
·本课题的研究目的 | 第10-11页 |
·本课题的研究意义 | 第11页 |
·论文的主要工作和内容安排 | 第11-13页 |
第二章 H.264 视频协议与 AVS 视频协议 | 第13-28页 |
·数字视频压缩技术概述 | 第13-15页 |
·视频序列图像中存在的冗余形式 | 第14页 |
·视频图像数据压缩的主要方法 | 第14-15页 |
·H.264 视频协议 | 第15-20页 |
·H.264 协议的分层结构 | 第16页 |
·编码器原理介绍 | 第16-17页 |
·H.264 的主要技术 | 第17-20页 |
·AVS 视频协议 | 第20-23页 |
·AVS 概述 | 第20页 |
·AVS 中的关键技术 | 第20-23页 |
·视频解码器结构设计 | 第23-27页 |
·视频解码的结构框图及各模块特性分析 | 第24-26页 |
·视频解码器的总体结构设计 | 第26-27页 |
·本章小结 | 第27-28页 |
第三章 帧内预测部分的硬件设计 | 第28-46页 |
·帧内预测技术概述 | 第28-37页 |
·H.264 中帧内预测算法介绍 | 第28-35页 |
·AVS 中帧内预测算法介绍 | 第35-37页 |
·H.264 帧内预测与AVS 帧内预测的比较 | 第37页 |
·解码器中帧内预测部分的优化设计 | 第37-42页 |
·解码器中帧内预测主要任务 | 第37-38页 |
·解码器中帧内预测模式的确定 | 第38页 |
·并行、可重构的运算设计方法 | 第38-42页 |
·解码器中帧内预测部分的硬件设计 | 第42-44页 |
·帧内预测部分的总体结构设计 | 第42-44页 |
·帧内预测部分主要的工作流程 | 第44页 |
·本章小结 | 第44-46页 |
第四章 帧内预测部分的 ASIC 前端设计 | 第46-54页 |
·ASIC 设计流程 | 第46-47页 |
·软件模拟 | 第47-48页 |
·RTL 设计与仿真 | 第48-50页 |
·逻辑综合与FPGA 验证 | 第50-53页 |
·本章小结 | 第53-54页 |
第五章 结论与展望 | 第54-55页 |
·结论 | 第54页 |
·进一步工作的方向 | 第54-55页 |
致谢 | 第55-56页 |
参考文献 | 第56-59页 |
研究成果 | 第59页 |