摘要 | 第1-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第8-15页 |
·研究现状及意义 | 第8-12页 |
·密码处理发展状况 | 第8-11页 |
·研究现状 | 第11-12页 |
·研究的意义 | 第12页 |
·课题研究的内容及主要贡献 | 第12-13页 |
·研究内容 | 第12-13页 |
·本文的主要贡献 | 第13页 |
·论文结构安排 | 第13-15页 |
第2章 基于MIPS指令格式的RISC微处理器实现 | 第15-26页 |
·RISC微处理器回顾 | 第15-17页 |
·RISC微处理器发展回顾 | 第15-16页 |
·主要的嵌入式微处理器架构概要介绍 | 第16-17页 |
·MIPS微处理器指令系统研究 | 第17-21页 |
·指令格式 | 第17-19页 |
·指令类型 | 第19-21页 |
·基于MIPS指令系统RISC微处理器实现 | 第21-25页 |
·总体架构 | 第21-22页 |
·电路设计 | 第22-25页 |
·仿MIPS微处理器的特性 | 第25页 |
·本章小结 | 第25-26页 |
第3章 RISC微处理器扩展对称密码指令研究 | 第26-38页 |
·序列密码运算操作研究 | 第26-28页 |
·序列密码算法运算操作研究 | 第26-27页 |
·序列密码操作特征 | 第27-28页 |
·分组密码运算操作研究 | 第28-32页 |
·典型的分组密码算法运算操作研究 | 第28-31页 |
·分组密码操作特征 | 第31-32页 |
·MIPS微处理器扩展对称密码处理指令研究 | 第32-35页 |
·对称密码算法基本操作使用频率 | 第32-33页 |
·MIPS微处理器所支持的对称密码算法操作 | 第33-35页 |
·扩展对称密码处理指令的研究 | 第35页 |
·具有扩展指令的RISC微处理器架构研究设计 | 第35-37页 |
·扩展指令设计原则 | 第35页 |
·微处理器架构设计 | 第35-37页 |
·本章小结 | 第37-38页 |
第4章 对称密码关键运算模块的设计 | 第38-56页 |
·移位模块的设计 | 第38-41页 |
·设计原理 | 第38-39页 |
·移位模块的设计 | 第39-41页 |
·移位指令 | 第41页 |
·S盒的设计 | 第41-45页 |
·传统的实现原理 | 第42-43页 |
·本文采用的设计方案 | 第43-44页 |
·S盒替换指令 | 第44-45页 |
·模(2~n+1)加单元的设计 | 第45-47页 |
·传统的实现原理 | 第45-46页 |
·模(2~n+1)加运算采用的设计原理 | 第46-47页 |
·模(2~n+1)加指令 | 第47页 |
·模(2~n+1)乘单元的设计 | 第47-52页 |
·传统模m乘法的实现原理 | 第47-49页 |
·模(2~n+1)乘法的设计原理研究 | 第49-52页 |
·模(2~n+1)乘指令 | 第52页 |
·置换模块的设计 | 第52-55页 |
·传统的实现原理 | 第52-53页 |
·本文采用的设计原理 | 第53-54页 |
·比特置换指令 | 第54-55页 |
·本章小结 | 第55-56页 |
第5章 微处理器原型FPGA硬件实现及性能评估 | 第56-67页 |
·硬件实现环境 | 第56页 |
·微处理器原型及各模块的FPGA硬件实现 | 第56-64页 |
·微处理器的实现 | 第56-57页 |
·移位模块的实现 | 第57-58页 |
·S盒的实现 | 第58-61页 |
·模(2~n+1)加运算的实现 | 第61页 |
·模(2~n+1)乘运算的实现 | 第61-63页 |
·置换模块的实现 | 第63页 |
·扩展MIPS微处理器的实现 | 第63-64页 |
·性能评价 | 第64-66页 |
·密码处理性能评价标准 | 第64页 |
·指令条数 | 第64-66页 |
·本章小结 | 第66-67页 |
第6章 结束语 | 第67-70页 |
·工作总结 | 第67-68页 |
·创新点 | 第68页 |
·下一步工作 | 第68-70页 |
致谢 | 第70-71页 |
本人在校期间研究成果 | 第71-72页 |
参考文献 | 第72-74页 |
附录A 仿MIPS微处理器指令集 | 第74-75页 |
附录B 扩展指令集 | 第75页 |