基于双处理器协作的DVB-T数字电视方案研究
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 1 绪论 | 第9-15页 |
| ·数字电视技术概述 | 第9-11页 |
| ·数字电视终端技术发展概况 | 第11-13页 |
| ·课题研究的意义 | 第13页 |
| ·本文主要研究工作 | 第13-15页 |
| 2 理论与技术基础 | 第15-28页 |
| ·MPEG-2 标准 | 第15-17页 |
| ·DVB-T 标准 | 第17-23页 |
| ·嵌入式系统 | 第23-25页 |
| ·实时操作系统0520 与STAPI 软件架构 | 第25-27页 |
| ·本章小结 | 第27-28页 |
| 3 系统总体设计 | 第28-36页 |
| ·系统设计思想 | 第28-30页 |
| ·系统组成 | 第30-31页 |
| ·解码子系统 | 第31-32页 |
| ·显示子系统 | 第32-35页 |
| ·本章小结 | 第35-36页 |
| 4 解码子系统硬件电路 | 第36-51页 |
| ·解码子系统硬件结构 | 第36-37页 |
| ·嵌入式处理器DTT15516 | 第37-38页 |
| ·地址空间映射及系统存储器接口 | 第38-41页 |
| ·前端信号接收与处理系统 | 第41-47页 |
| ·后端视频处理系统 | 第47-49页 |
| ·系统时钟与PCR | 第49-50页 |
| ·本章小结 | 第50-51页 |
| 5 系统级绑定与单一系统映像研究 | 第51-65页 |
| ·单一系统映像需求分析 | 第51-53页 |
| ·双处理器接口方案 | 第53-54页 |
| ·整机设计 | 第54-56页 |
| ·双处理器通信协议 | 第56-60页 |
| ·数据包处理任务 | 第60-62页 |
| ·解码子系统与显示子系统应用层同步 | 第62-64页 |
| ·本章小结 | 第64-65页 |
| 6 系统测试分析 | 第65-73页 |
| ·整机功能测试 | 第65-68页 |
| ·前端接收性能测试 | 第68-72页 |
| ·本章小结 | 第72-73页 |
| 7 全文总结 | 第73-75页 |
| ·总结 | 第73-74页 |
| ·需要改进的工作 | 第74-75页 |
| 致谢 | 第75-76页 |
| 参考文献 | 第76-79页 |
| 附录1 攻读硕士学位期间发表的学术论文目录 | 第79页 |