摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
1 绪论 | 第7-14页 |
·研究背景 | 第7-8页 |
·国内外研究现状及趋势 | 第8-10页 |
·常用数字调制解调方式简介 | 第10-12页 |
·多进制数字频率调制 | 第10-11页 |
·多进制数字振幅调制 | 第11页 |
·多进制数字相位调制 | 第11-12页 |
·论文的主要工作 | 第12-13页 |
·本章小结 | 第13-14页 |
2 П/4-DQPSK调制解调技术 | 第14-33页 |
·π/4-DQPSK调制信号简介 | 第14-15页 |
·π/4-DQPSK信号的正交调制与解调 | 第15-30页 |
·π/4-DQPSK信号调制模块 | 第16-22页 |
·π/4-DQPSK信号解调模块 | 第22-30页 |
·π/4-DQPSK调制解调器硬件实现原理框图 | 第30-32页 |
·本章小结 | 第32-33页 |
3 基于FPGA的信号调制器的实现 | 第33-42页 |
·课题选用的FPGA器件简介 | 第33页 |
·π/4-DQPSK数字调制模块设计与仿真 | 第33-37页 |
·基带星座图映射模块 | 第33-35页 |
·信道成型滤波器模块 | 第35-36页 |
·上变频模块 | 第36-37页 |
·DA芯片设计 | 第37-40页 |
·FPGA芯片的配置 | 第40-42页 |
4 基于HSP50214B的π/4-DQPSK解调电路的实现 | 第42-60页 |
·AD芯片设计 | 第42-43页 |
·系统主控芯片设计 | 第43-47页 |
·核心解调芯片HSP50214B应用设计 | 第47-57页 |
·芯片简介 | 第47-48页 |
·芯片设计流程 | 第48-51页 |
·针对本课题要求的芯片配置方案 | 第51-57页 |
·位定时模块设计及仿真 | 第57-58页 |
·解差分模块 | 第58-59页 |
·星座图反映射以及解码输出部分 | 第59-60页 |
结束语 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |
附录:针对课题要求的HSP50214B主要控制字设置信息 | 第64-66页 |