第一章 绪论 | 第1-11页 |
·研究背景和意义 | 第7-8页 |
·数字上下变频及全数字锁相环技术概述 | 第8-9页 |
·数字上下变频 | 第8-9页 |
·全数字锁相环(DPLL) | 第9页 |
·本文的主要工作和章节安排 | 第9-11页 |
第二章 数字上下变频理论 | 第11-23页 |
·数字信号的Hilbert 变换 | 第11-12页 |
·数字上变频和数字下变频 | 第12-16页 |
·数字上下变频思想和基本理论 | 第12-15页 |
·数字上下变频实现结构 | 第15-16页 |
·多速率数字信号处理 | 第16-23页 |
·抽取和内插 | 第16-19页 |
·多抽样率系统的多相结构 | 第19-23页 |
第三章 多级抽取/内插滤波器组 | 第23-29页 |
·半带滤波器 | 第23-24页 |
·CIC 滤波器及其改进形式 | 第24-29页 |
·CIC 滤波器 | 第24-26页 |
·Sharpen CIC 滤波器 | 第26页 |
·用于数字下变频的 CIC+ISOP 滤波器组 | 第26-29页 |
第四章 用于位同步的全数字锁相环 | 第29-35页 |
·数字锁相环的基本工作原理 | 第29-34页 |
·全数字锁相环的基本理论 | 第29-32页 |
·全数字锁相环的环路部件 | 第32-34页 |
·用于位同步的数字锁相环 | 第34-35页 |
第五章 数字上下变频关键部分及全数字锁相环实现与仿真 | 第35-45页 |
·多级抽取滤波器的实现与仿真 | 第35-40页 |
·一种基于多项式分解理论的CIC 滤波器多级完全非递归结构 | 第35-37页 |
·多级抽取滤波器的FPGA 实现与仿真 | 第37-40页 |
·多级插值滤波器的实现与仿真 | 第40-41页 |
·LL-DPLL 的实现与仿真 | 第41-45页 |
·LL-DPLL 各个功能模块的FPGA 实现方法 | 第41-42页 |
·LL-DPLL 锁相环路系统的实现与仿真 | 第42-45页 |
第六章 结束语 | 第45-47页 |
致谢 | 第47-49页 |
参考文献 | 第49-53页 |
攻读硕士学位期间发表的论文 | 第53页 |