基于FPGA的AVS解码器帧内预测和环路滤波的研究与设计
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第1章 绪论 | 第9-17页 |
·研究背景 | 第9-11页 |
·视频压缩标准的发展 | 第9-10页 |
·AVS简介 | 第10-11页 |
·国内外研究现状及发展趋势 | 第11-13页 |
·研究现状 | 第12-13页 |
·AVS视频解码器发展趋势 | 第13页 |
·课题的意义 | 第13-14页 |
·论文的主要工作 | 第14-17页 |
第2章 AVS解码器及FPGA简介 | 第17-29页 |
·AVS解码器整体架构 | 第17-20页 |
·FPGA及系统开发工具简介 | 第20-29页 |
·FPGA简介 | 第20-21页 |
·系统开发软件简介 | 第21-23页 |
·关键设计技术简介 | 第23-29页 |
第3章 帧内预测模块的研究与设计 | 第29-43页 |
·帧内预测原理 | 第29-31页 |
·帧内预测的模块划分及硬件设计 | 第31-38页 |
·帧内预测模式判别模块 | 第32页 |
·预测值计算模块 | 第32-36页 |
·参考样本管理模块 | 第36-37页 |
·控制单元 | 第37-38页 |
·仿真验证 | 第38-41页 |
·仿真验证平台及步骤 | 第39页 |
·仿真验证结果 | 第39-41页 |
·本章小结 | 第41-43页 |
第4章 环路滤波模块的研究与设计 | 第43-69页 |
·块效应成因与消除方法 | 第43-44页 |
·块效应成因 | 第43页 |
·去除块效应的方法 | 第43-44页 |
·环路滤波原理 | 第44-50页 |
·边界滤波强度的计算 | 第45页 |
·块边界阈值的计算 | 第45-46页 |
·Bs等于1时的边界滤波过程 | 第46-47页 |
·Bs等于2时的边界滤波过程 | 第47-48页 |
·环路滤波流程及其自适应性 | 第48-50页 |
·环路滤波的模块划分及硬件设计 | 第50-64页 |
·环路滤波的流水线结构 | 第52-54页 |
·参数预计算单元 | 第54-56页 |
·滤波运算单元 | 第56-58页 |
·改进的滤波顺序 | 第58-59页 |
·转置单元 | 第59-61页 |
·消除流水线结构中的冲突 | 第61-62页 |
·存储模块 | 第62-63页 |
·控制模块 | 第63-64页 |
·仿真验证 | 第64-67页 |
·仿真验证平台及步骤 | 第64页 |
·仿真验证结果 | 第64-67页 |
·本章小结 | 第67-69页 |
第5章 总结与展望 | 第69-70页 |
参考文献 | 第70-73页 |
后记 | 第73-74页 |
攻读硕士学位期间发表的学术论文 | 第74-75页 |
附录 | 第75-79页 |